中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 滿足28 nm迫切的低功耗需求

        滿足28 nm迫切的低功耗需求

        作者: 時間:2012-08-23 來源:電子產(chǎn)品世界 收藏
         

          通過這些靜態(tài)和動態(tài)功耗優(yōu)化措施,基于28LP的總功耗比前幾代器件降低了40%,全面降低了功耗,如Cyclone V降低了功耗所示?! ?/p>本文引用地址:http://www.antipu.com.cn/article/136059.htm

         

          顯示了Arria V器件相似的結(jié)果。  

         

          通過軟件創(chuàng)新降低功耗

          在工藝和體系結(jié)構(gòu)創(chuàng)新基礎(chǔ)上,在Quartus II的軟件功耗優(yōu)化方面進(jìn)行了大量的投入。功耗驅(qū)動的編譯使用功耗驅(qū)動綜合和功耗驅(qū)動布局布線功能,主要用于降低設(shè)計的總功耗。對于設(shè)計人員而言,這種功耗驅(qū)動的方法是透明的,通過簡單編譯設(shè)置來實(shí)現(xiàn)。設(shè)計工程師將時序約束簡單地設(shè)置為設(shè)計輸入過程的一部分,對設(shè)計進(jìn)行綜合,滿足性能要求。Quartus II為每一功能模塊自動選擇所需的性能,并通過功耗預(yù)知布局布線和時鐘技術(shù)來降低功耗,如包括自動功耗優(yōu)化的Quartus II設(shè)計流程所示。



        關(guān)鍵詞: Altera FPGA

        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉