中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > EDA/PCB > 業(yè)界動態(tài) > 十年后半導(dǎo)體制程微縮之挑戰(zhàn)在成本而非技術(shù)

        十年后半導(dǎo)體制程微縮之挑戰(zhàn)在成本而非技術(shù)

        —— 22納米節(jié)點會是半導(dǎo)體產(chǎn)業(yè)采用平面晶體管技術(shù)的最后一個世代
        作者: 時間:2011-11-01 來源:半導(dǎo)體制造 收藏

          晶圓代工大廠臺積電(TSMC)資深研發(fā)副總裁蔣尚義(Shang-Yi Chiang)在日前于美國舉行的技術(shù)論壇(TechCon)上表示,在接下來十年以FinFET技術(shù)持續(xù)進行微縮的途徑是清晰可見的,可直達 7納米節(jié)點,但在 7納米節(jié)點以下,微縮的最大挑戰(zhàn)來自于經(jīng)濟,并非技術(shù)。

        本文引用地址:http://www.antipu.com.cn/article/125306.htm

          蔣尚義表示,他有信心半導(dǎo)體產(chǎn)業(yè)將在接下來十年找到克服7納米以下節(jié)點技術(shù)障礙的解決方案;但也指出,新技術(shù)雖然能實現(xiàn)7納米以下節(jié)點制程芯片量產(chǎn),卻可能得付出高昂代價:「當(dāng)制程節(jié)點演進,我們也看到晶圓制造價格比前一代制程增加了許多?!?/p>

          在技術(shù)論壇的另一場專題演說中,EDA供貨商Cadence Design Systems旗下Silicon Realization部門的資深研發(fā)副總裁徐季平(Chi-Ping Hsu),簡報了從32/28納米節(jié)點過渡到22/20納米節(jié)點的制程技術(shù)研發(fā)成本增加幅度;他舉例指出,如果32/28納米節(jié)點縮需成本是12億美元,來到22/20納米節(jié)點,該成本規(guī)模將增加至21至30億美元。

          至于芯片設(shè)計成本,則會從32納米節(jié)點所需的5,000萬至9,000萬美元,在22納米節(jié)點增加至1.2億至5億美元。徐季平并指出,在32納米節(jié)點,芯片銷售量需要達到3,000至4,000萬顆,才能打平成本;但到了20納米節(jié)點,該門坎會提高至6,000萬至1億顆。

          FinFET是一種 3D晶體管技術(shù),目前正初步獲得芯片制造商的采用;大廠英特爾(Intel)則是將其3D晶體管技術(shù)稱為「三閘(tri-gate)」,業(yè)界預(yù)計該公司將在今年底推出采用3D晶體管技術(shù)所生產(chǎn)的22納米芯片樣品。

          蔣尚義表示,22納米節(jié)點會是半導(dǎo)體產(chǎn)業(yè)采用平面晶體管技術(shù)(planar transistor)的最后一個世代:「在此之后,該技術(shù)就會功成身退。」



        關(guān)鍵詞: ARM 半導(dǎo)體制程

        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉