中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > EDA/PCB > 新品快遞 > MathWorks HDL工具新添Xilinx FPGA硬件驗證功能

        MathWorks HDL工具新添Xilinx FPGA硬件驗證功能

        —— 啟用 FPGA 在環(huán)仿真以使用Simulink對Xilinx FPGA開發(fā)板上的HDL代碼進行驗證
        作者: 時間:2011-06-10 來源:電子產(chǎn)品世界 收藏

                日前宣布適用于 Xilinx FPGA 開發(fā)板且新添了 FPGA 在環(huán) (FIL) 功能的 面市。FIL 使工程師們能夠在使用 Simulink 作為系統(tǒng)級測試臺架的同時,以硬件速度驗證其設(shè)計。

        本文引用地址:http://www.antipu.com.cn/article/120314.htm

                EDA Simulator Link 支持 HDL 驗證選項全集使用在 MATLAB 和 Simulink 中創(chuàng)建的算法,而 FIL 的引入則進一步補充了這一全集?;?FPGA 的驗證不僅提供了比 HDL 仿真器高得多的運行時性能,而且增強了算法的實際應(yīng)用效果。

        主要的產(chǎn)品功能包括以下能力:

        • 使用適用于 Spartan 和 Virtex 類設(shè)備的 FPGA 開發(fā)板(包括 Virtex-6 ML605 開發(fā)板),驗證 MATLAB 代碼和 Simulink 模型的 HDL 實現(xiàn)。
        • 使用 Mentor Graphics ModelSim、Mentor Graphics Questa 和 Cadence Design Systems Incisive Enterprise Simulator 的協(xié)同仿真,驗證 MATLAB 代碼和 Simulink 模型的 HDL 實現(xiàn)。
        • 生成適用于 SystemC 虛擬原型環(huán)境的 TLM 2.0 組件。
         

        圖注:
        EDA Simulator Link 為 Xilinx Virtex6 和 Spartan6 FPGA 開發(fā)板提供了 FIL 仿真支持。



        關(guān)鍵詞: MathWorks EDA Simulator Link 3.3

        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉