中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> xilinx fpga

        一種高效的復信號處理芯片設計

        • 摘    要:本文提出了一種高效的復信號處理芯片的設計方法。本芯片是某雷達信號處理機的一部分,接收3組ADC的輸出復數(shù)據(jù),依次完成去直流、加窗、512點FFT、求功率譜和累加3組信號的功率譜等功能。在這5種功能中,加窗、512點FFT和求功率譜復用一個蝶形單元。本芯片由單片F(xiàn)PGA實現(xiàn),計算精度高、速度較快,滿足雷達系統(tǒng)的實時處理要求。關鍵詞:  FFT;蝶形單元;塊浮點;功率譜; FPGA 引言復信號處理芯片是某雷達系統(tǒng)的一部分。雷達系統(tǒng)的實時處理特點要求芯片運
        • 關鍵字: FFT  FPGA  蝶形單元  功率譜  塊浮點  

        從ASIC 到PLD:半導體技術市場趨勢展望

        • 根據(jù)Dataquest的統(tǒng)計數(shù)據(jù),PLD是半導體行業(yè)中增長最快的細分市場,復合年度增長率(CAGR)達19.5%。這一數(shù)字是ASIC市場預計9%復合年度增長率的兩倍多。過去,可編程芯片在半導體行業(yè)中一直是很重要的外圍器件,由于其靈活性而被廣泛用于ASIC仿真、膠合邏輯,或者作為適應標準變化的一種解決方案。今天,在與ASIC和ASSP的市場份額競爭中,PLD取得了很大進步。目前,該技術正逐漸成為主要設計技術,而且業(yè)界也在普遍向可編程芯片轉移。作為重要的ASIC替代解決方案,PLD現(xiàn)在已成為大勢所趨。促進這種
        • 關鍵字: Xilinx  

        采用FPGA實現(xiàn)脈動陣列

        • 微電子學的發(fā)展徹底改變了計算機的設計:集成電路技術增加了能夠安裝到單個芯片中的元器件數(shù)目及其復雜度。因此,采用這種技術可以構建低成本、專用的外圍器件,從而迅速地解決復雜的問題。
        • 關鍵字: FPGA  脈動  陣列    

        XILINX解決方案支持未來可編程無線基站

        • 可編程解決方案全球領導供應商賽靈思公司(Xilinx, Inc. (NASDAQ: XLNX) )今天公布了專門為支持"適應未來"的可編程無線基站而設計的一整套芯片、軟件和IP解決方案。賽靈思靈活經濟的解決方案可以替代傳統(tǒng)的ASIC(專用集成電路)解決方案,通過加快產品上市速度、實現(xiàn)零沉沒工程成本(NRE)以及提供現(xiàn)場可升級能力,它可以大大降低資本支出(CAPEX)和運營費用(OPEX)。 通過遠程升級,服務供應商可大大延長基站壽命,同時避免高昂的運輸費用和硬件開發(fā)費用。例如,通過遠程下載軟件對賽靈思器件
        • 關鍵字: XILINX  

        XILINX SPARTAN-3 FPGA用于微軟車載信息系統(tǒng)解決方案

        • 全球領先的可編程邏輯供應商賽靈思公司(Xilinx, Inc.)今天宣布其Spartan-3現(xiàn)場可編程門陣列(FPGA)器件被用來成功開發(fā)和生產出了一款靈活和低成本的車載信息系統(tǒng)。該系統(tǒng)將被集成應用于每一輛菲亞特汽車中。根據(jù)與菲亞特汽車公司共同確定的一款參考設計,微軟公司的汽車業(yè)務部與賽靈思、三星、ScanSoft、西門子、SiRF和Magneti-Marelli公司合作共同開發(fā)解決方案,每家企業(yè)都分別提供了系統(tǒng)的主要部分,包括芯片組、處理器、通信模塊、語音引擎和硬件開發(fā)等。 賽靈思Spartan-3 F
        • 關鍵字: XILINX  

        基于AD9430的數(shù)據(jù)采集系統(tǒng)設計

        • 摘   要:本文介紹了高速ADC AD9430的功能,詳細說明了使用高速FPGA來控制AD9430構成高速(140MSPS)、高精度(12位)數(shù)據(jù)采集系統(tǒng)的設計方法,并給出了具體實現(xiàn)的系統(tǒng)框圖和測試結果。關鍵詞:數(shù)據(jù)采集;FPGA;AD9430引言結合實際任務的要求,本文提出了一種基于AD9430的高速數(shù)據(jù)采集系統(tǒng),主要用于采集雷達回波。在這個系統(tǒng)中,選用高速邏輯器件控制A/D轉換和FIFO存儲,同時通過FPDP(Front Panel Data Port)總線將采集的數(shù)據(jù)發(fā)送出去。由
        • 關鍵字: AD9430  FPGA  數(shù)據(jù)采集  

        基于FPGA的非對稱同步FIFO設計

        • 摘    要:本文在分析了非對稱同步FIFO的結構特點及其設計難點的基礎上,采用VHDL描述語言,并結合FPGA,實現(xiàn)了一種非對稱同步FIFO的設計。關鍵詞:非對稱同步FIFO;VHDL;FPGA;DLL;BlockRAM引言FIFO是一種常用于數(shù)據(jù)緩存的電路器件,可應用于包括高速數(shù)據(jù)采集、多處理器接口和通信中的高速緩沖等各種領域。然而在某些應用,例如在某數(shù)據(jù)采集和處理系統(tǒng)中,需要通過同步FIFO來連接8位A/D和16位數(shù)據(jù)總線的MCU,但是由于目前同步FIFO器件的輸入與輸
        • 關鍵字: BlockRAM  DLL  FPGA  VHDL  非對稱同步FIFO  存儲器  

        基于FPGA的高速數(shù)字鎖相環(huán)的設計與實現(xiàn)

        • 摘    要:本文提出了一種利用邊沿觸發(fā)鑒相縮短鎖相環(huán)捕獲時間的方案,并詳細介紹了該方案基于FPGA的實現(xiàn)方法。通過對所設計的鎖相環(huán)進行計算機仿真和硬件測試,表明該方案確實可以提高鎖相環(huán)的捕獲性能。關鍵詞:數(shù)字鎖相環(huán)(DPLL);捕獲時間;FPGA;VHDL引言捕獲時間是鎖相環(huán)的一個重要參數(shù),指的是鎖相環(huán)從起始狀態(tài)到達鎖定狀態(tài)所需時間。在一些系統(tǒng)中,如跳頻通信系統(tǒng),由于系統(tǒng)工作頻率不斷地發(fā)生快速變化(每秒幾百次到幾千次,甚至高達上萬次),要求鎖相環(huán)能夠對信號相位快速捕獲。因此
        • 關鍵字: FPGA  VHDL  捕獲時間  數(shù)字鎖相環(huán)(DPLL)  

        XILINX公司CPLD市場份額繼續(xù)增長

        • 賽靈思公司(Xilinx, Inc.)今天確認在12月結束的財政季度里,其CPLD市場份額繼續(xù)保持增長。CPLD的發(fā)展勢頭明顯有利于賽靈思。在2004公歷年第四季度中,賽靈思CPLD的銷售收入約占其總收入的10%。此外,這也是賽靈思在CPLD市場中的份額連續(xù)第16個季度保持增長。隨著公司在個人消費、通信、存儲和服務器市場不斷贏得設計客戶,賽靈思相信已經成為目前全球第二大CPLD供應商。 XC9500 和 CoolRunner系列的聯(lián)合增長推動市場擴展采用由XC9500XL 和 CoolRunner-II器
        • 關鍵字: XILINX  

        集系統(tǒng)級FPGA芯片XCV50E的結構與開發(fā)

        • VirtexE系列是XILINX公司生產的新型FPGA芯片,可用來進行數(shù)十萬邏輯門級的系統(tǒng)設計和百兆赫茲級的高速電路設計。
        • 關鍵字: FPGA  50E  XCV  50    

        基于FPGA的光柵尺信號智能接口模塊

        • 介紹了一種基于ALTERA公司大規(guī)??删幊踢壿嬈骷﨓PF10K10的多功能光柵尺處理品電路。敘述了該電路的主要電路――四倍頻細分、辨向電路、計數(shù)電路、接口處理電路的設計原理,風時給出了詳細的電路和仿真波形。
        • 關鍵字: FPGA  光柵  信號  模塊    

        XILINX在亞太地區(qū)擴展其曾獲殊榮客戶支持服務

        • 全球可編程邏輯解決方案領導供應商賽靈思公司(Xilinx, Inc.)今天宣布在亞太地區(qū)擴展其曾獲殊榮的客戶支持服務,以配合該公司在亞太區(qū)和中國積極發(fā)展的計劃。這些服務將設在賽靈思公司上海辦事處,主要服務項目包括:
        • 關鍵字: XILINX  

        基于FPGA的同步測周期高精度數(shù)字頻率計的設計

        • 摘    要:本文介紹了一種同步測周期計數(shù)器的設計,并基于該計數(shù)器設計了一個高精度的數(shù)字頻率計。文中給出了計數(shù)器的VHDL編碼,并對頻率計的FPGA實現(xiàn)進行了仿真驗證,給出了測試結果。關鍵詞:頻率計;VHDL;FPGA;周期測量 在現(xiàn)代數(shù)字電路設計中,采用FPGA結合硬件描述語言VHDL可以設計出各種復雜的時序和邏輯電路,具有設計靈活、可編程、高性能等優(yōu)點。本文將介紹一種基于FPGA,采用同步測周期的方法來實現(xiàn)寬頻段高精度數(shù)字頻率計的設計。 圖1 同步測周期計數(shù)器
        • 關鍵字: FPGA  VHDL  頻率計  周期測量  

        Xilinx提供VIRTEX-4 FPGA系列產品

        • 全球可編程邏輯解決方案供應商賽靈思公司(Xilinx)今天根據(jù)數(shù)以千計個體現(xiàn)了Virtex-4Ô多平臺FPGA系列顯著的低功耗優(yōu)勢的器件所反映的特性,提供了有關這一系列產品的最新數(shù)據(jù)。與任何競爭的90nm FPGA相比,Virtex-4器件的啟動浪涌功耗降低了94%;靜態(tài)功耗降低了78%。功耗的顯著下降是由于采用了獨特的節(jié)能配置電路和90nm三柵極氧化層技術。Virtex-4 FPGA固有的功耗優(yōu)勢減輕了系統(tǒng)電源和冷卻系統(tǒng)的負擔,從而改善了系統(tǒng)的長期可靠性并降低了系統(tǒng)總成本。設計者在得益于功耗
        • 關鍵字: Xilinx  

        軟體當家的硬體設計走向

        • 在過去,想獲得更隹的嵌入式產品功能,設計者想到的不二法門往往是采用更新一代的晶片制程技術,要不然,這樣的硬體設計取向至少能提供更小的尺寸,或更低的成本,而維持一定的功能水準
        • 關鍵字: 嵌入式  FPGA  DSP  
        共6799條 448/454 |‹ « 445 446 447 448 449 450 451 452 453 454 »

        xilinx fpga介紹

          Xilinx FPGA   Xilinx FPGA主要分為兩大類,一種側重低成本應用,容量中等,性能可以滿足一般的邏輯設計要求,如Spartan系列;還有一種側重于高性能應用,容量大,性能能滿足各類高端應用,如Virtex系列,用戶可以根據(jù)自己實際應用要求進行選擇。 在性能可以滿足的情況下,優(yōu)先選擇低成本器件。   Xilinx FPGA可編程邏輯解決方案縮短了電子設備制造商開發(fā)產品的時間 [ 查看詳細 ]

        熱門主題

        樹莓派    linux   
        關于我們 - 廣告服務 - 企業(yè)會員服務 - 網站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473