risc-v中國峰會 文章 進入risc-v中國峰會技術社區(qū)
達摩院院長張建鋒:RISC-V要以開放創(chuàng)新發(fā)揮優(yōu)勢
- 3月14日,在2024玄鐵RISC-V生態(tài)大會上,達摩院院長張建鋒表示,隨著新型算力需求激增,RISC-V發(fā)展迎來蝶變,即將進入應用爆發(fā)期。他表示,達摩院將持續(xù)加大RISC-V的研發(fā)投入和生態(tài)共建,做RISC-V社區(qū)的貢獻者、推動者。 從軟件到硬件,開源已經成為數字產業(yè)的大勢所趨。回顧RISC-V作為一種新興開源芯片架構的發(fā)展歷程,張建鋒認為,RISC-V以其開放、模塊化和可擴展的核心特性,極大地降低了開發(fā)者參與創(chuàng)新的技術門檻,為整個半導體產業(yè)帶來了前所未有的機遇。“開源是手段,而開放是思想,RISC-V
- 關鍵字: 達摩院 張建鋒 RISC-V
嘉楠基于RISC-V的端側AIoT SoC采用了芯原的ISP IP和GPU IP
- 芯原股份(芯原)近日宣布嘉楠科技(嘉楠)全球首款支持RISC-V Vector 1.0標準的商用量產端側AIoT芯片K230集成了芯原的圖像信號處理器(ISP)IP ISP8000、畸變矯正(DeWarp)處理器IP DW200,以及2.5D圖形處理器(GPU)IP GCNanoV。該合作極大地優(yōu)化了高精度、低延遲的端側AIoT解決方案,可廣泛適用于各類智能產品及場景,如邊緣側大模型多模態(tài)接入終端、3D結構光深度感知模組、交互型機器人、開源硬件,以及智能制造、智能家居和智能教育相關硬件設備等。芯原的ISP
- 關鍵字: 嘉楠 RISC-V AIoT SoC 芯原 ISP IP GPU IP
芯原業(yè)界領先的嵌入式GPU IP賦能先楫高性能的HPM6800系列RISC-V MCU
- 2024年3月4日,中國上?!驹煞荩ㄐ驹?,股票代碼:688521.SH)今日宣布先楫半導體(簡稱“先楫”)的HPM6800系列新一代數字儀表顯示及人機界面系統應用平臺采用了芯原的高性能2.5D圖形處理器(GPU)IP。HPM6800系列產品基于RISC-V CPU內核,具備高算力、低功耗、高集成度和出色的多媒體功能,適用于汽車儀表、人機交互界面(HMI),以及電子后視鏡(CMS)等需要復雜圖形處理、高分辨率顯示和高性能多媒體用戶界面的應用。 芯原支持OpenVG的2.5D GPU IP能夠
- 關鍵字: 芯原 GPU IP 先楫 RISC-V MCU
Microchip推出低成本PolarFire SoC Discovery工具包 加速RISC-V和FPGA設計
- 嵌入式行業(yè)對基于RISC-V?的開源處理器架構的需求日益增長,但在商用芯片或硬件方面的選擇仍然有限。為了填補這一空白并推動創(chuàng)新,Microchip Technology Inc.(微芯科技公司)宣布推出PolarFire? SoC Discovery工具包。通過為嵌入式處理和計算加速提供用戶友好、功能豐富的開發(fā)工具包,Microchip可幫助各種水平的工程師采用新興技術。新發(fā)布的開源開發(fā)工具包具有支持Linux?和實時應用的四核 RISC-V 應用級處理器、豐富的外設和95K低功耗高性能FPGA邏輯元件。
- 關鍵字: Microchip PolarFire 嵌入式系統工程師 RISC-V FPGA
車規(guī)應用,RISC-V架構如何發(fā)力?
- 「選 X86 還是選 ARM?」這是芯片在設計之初的首要問題之一。近些年,這個選項中還增加了一匹黑馬—RISC-V。從商業(yè)模式來說,X86 是封閉的指令架構,適合 PC 端的高性能計算,功耗最高,供應商主要為英特爾和 AMD,基于架構開發(fā)芯片并且售賣;Arm 架構是由 Arm 公司研發(fā),適用于移動通訊領域,擴展性不及 X86 但能耗居中,基于架構再開發(fā)處理器核出售給芯片設計公司。RISC-V 是目前市面上主流架構中,并不由某一家公司所主導的芯片架構,多用于智能穿戴設備,指令精簡,沒有歷史包袱,功耗也最低。
- 關鍵字: RISC-V
車規(guī)應用,RISC-V架構如何發(fā)力?
- 「選 X86 還是選 ARM?」這是芯片在設計之初的首要問題之一。近些年,這個選項中還增加了一匹黑馬—RISC-V。從商業(yè)模式來說,X86 是封閉的指令架構,適合 PC 端的高性能計算,功耗最高,供應商主要為英特爾和 AMD,基于架構開發(fā)芯片并且售賣;Arm 架構是由 Arm 公司研發(fā),適用于移動通訊領域,擴展性不及 X86 但能耗居中,基于架構再開發(fā)處理器核出售給芯片設計公司。RISC-V 是目前市面上主流架構中,并不由某一家公司所主導的芯片架構,多用于智能穿戴設備,指令精簡,沒有歷史包袱,功耗也最低。
- 關鍵字: RISC-V
RISC—V助力國產芯片加速崛起
- 2019年7月,阿里巴巴旗下半導體公司“平頭哥”正式發(fā)布玄鐵910,并宣稱是“業(yè)內最強RISC-V處理器之一”,號稱性能可比肩Arm v8架構Cortex A7X系列,并且在今年3月, David Patterson在阿里平頭哥玄鐵RISC-V生態(tài)大會上也大膽預言:“3到5年后,RISC-V將無處不在!。但在過去,RISC-V的普及度較低,在中國的知名度就更低了,更多流行的是x86架構和ARM架構,所以人們不禁發(fā)出疑問,什么是RISC-V?它與x86和ARM的區(qū)別是什么?Milk-V 推出 Meles S
- 關鍵字: RISC-V ARM x86 指令集
睿思芯科融入開源社區(qū),助推RISC-V生態(tài)系統蓬勃發(fā)展
- 近年來,RISC-V已成全球矚目的新型架構,隨著RISC-V企業(yè)與開源社區(qū)緊密合作,其影響力正不斷拓展——從 IoT設備、車輛到服務器等高性能領域,這個精簡、開源的指令集架構正被開發(fā)出更多計算潛力,也進一步促進這些開源社區(qū)的發(fā)展。2023年12月消息,中國知名RISC-V企業(yè)睿思芯科陸續(xù)宣布了與海內外數個開源社區(qū)和組織的緊密合作,包括openKylin、openEuler、deepin(深度)、UEFI Forum等?!白鳛橐患覍W⒂赗ISC-V芯片開發(fā)的公司,我們一直致力于為用戶提供高算力、低功耗和高安
- 關鍵字: 睿思芯科 RISC-V 開源指令
瑞薩推出第一代32位RISC-V CPU內核
- 全球半導體解決方案供應商瑞薩電子近日宣布成功設計、測試并推出基于開放標準RISC-V指令集架構(ISA)的32位CPU內核。瑞薩作為業(yè)內首個為32位通用RISC-V市場獨立研發(fā)CPU內核的廠商,面向物聯網、消費電子、醫(yī)療保健和工業(yè)系統打造了一個開放、靈活的平臺。新的RISC-V CPU內核將擴充瑞薩現有32位微控制器(MCU)IP產品陣容,包括專有RX產品家族和基于Arm? Cortex?-M架構的RA產品家族。RISC-V是一種開放式ISA,因其靈活性、可擴展性、高能效和開放式的生態(tài)系統,在半導體行業(yè)迅
- 關鍵字: 瑞薩 RISC-V CPU內核
risc-v中國峰會介紹
您好,目前還沒有人創(chuàng)建詞條risc-v中國峰會!
歡迎您創(chuàng)建該詞條,闡述對risc-v中國峰會的理解,并與今后在此搜索risc-v中國峰會的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對risc-v中國峰會的理解,并與今后在此搜索risc-v中國峰會的朋友們分享。 創(chuàng)建詞條