0 引言
ATM異步傳遞方式是建立在電路交換和分組交換基礎上的一種面向連接的快速分組交換技術,它采用定長分組作為傳輸和交換的單位,并具有端到端QOS保證、完善的流量控制和擁塞控制,以及較好的技術綜合能力等優(yōu)勢,這些都是目前的IP技術所不及的。和傳統(tǒng)的STM電路相比,ATM技術對數據交換中猝發(fā)分組的適應能力和傳輸線路的利用率都是很高的。雖然,由于靈活性和價格的原因,ATM技術沒有獲得預期的成功,但其流量控制機制對當前變長分組骨干網的流量控制還是具有重要的參考價值,所以有必要對ATM的流量控制及其實
關鍵字:
IP核 ATM 流量控制器 CPLD FPGA
光盤拷貝機通常由一臺CD-ROM驅動器、數臺CD-R或CD-RW刻錄機和一個拷貝控制器組成??截惪刂破魇紫葟腃D-ROM驅動器中讀出源盤數據,然后將數據流分多路傳輸到各個刻錄機,控制所有的刻錄機同步刻錄CD-R光盤。目前市場上的光盤拷貝機主要有聯(lián)機拷貝機、脫機拷貝機和自動拷貝機三種類型。
(1)聯(lián)機拷貝機
聯(lián)機光盤拷貝機由一臺通用PC機和一個裝有SCSI接口刻錄機的塔式機箱組成,塔箱與PC機之間用SCSI電纜相連。聯(lián)機拷貝機使用PC機作為光盤拷貝機控制器,并利用專門的CD-R拷貝軟件將刻錄
關鍵字:
FPGA 數字拷貝機 CPLD CPU DMA
0 引言
目前,在數字信號處理技術中,DSP+CPLD是控制接口設計中比較常用的方式。然而,AD-SP-BF533雖有異步串口,但該芯片只有一個異步串口,當一個系統(tǒng)中出現多個UART接口時,ADSP-BF533就顯得無能為力了。為此,本文采用CPLD來實現多路UART接口的設計,以滿足ADSP-BF533與多路UART接口的通信。
1 ADSP-BF533簡介
ADSP-BF533處理器是Blackfin系列產品中的一員。其最大工作頻率可達600 MHz。Blackfin處理器內核包
關鍵字:
DSP CPLD UART 接口電路 處理器 DMA
引 言
Philips公司的LPC213l是基于ARM7TDMI-S的高性能32位RISC微控制器。它具有ARM處理器的所有優(yōu)點——低功耗、高性能和較為豐富的片上資源,但LPC2131內部沒有集成CAN控制器,而無法利用CAN總線來進行通信。為了使得LPC2131能夠利用CAN總線進行通信,可以通過外部擴展來實現其功能。目前,比較普通的方法是在LPC2131的外部采用CAN控制器設計CAN總線接口。LPC2131與CAN控制器的接口電路如圖1所示。
這種方法中,
關鍵字:
CPLD CAN ARM 處理器 EPM3128
1 引言
光柵數顯系統(tǒng)主要用于普通機床,可直接顯示機床加工的長度值,有助于提高加工精度和效率。目前國內市場上的光柵數顯系統(tǒng)大多采用國外集成電路實現,研發(fā)成本高,且不便于操作人員使用。針對這種狀況,研發(fā)了基于MCU+CPLD的新型光柵數顯系統(tǒng)。該系統(tǒng)具有計數精度高、成本低、操作方便以及升級快等特點,能夠處理高達5 MHz/s的正交脈沖,并在掉電時有效存儲當前長度值,其數碼管可顯示關鍵的長度值,點陣式液晶屏還可顯示相關的提示信息。
2 系統(tǒng)工作原理
利用CPLD實現正交脈沖處理邏輯電路,
關鍵字:
MCU CPLD 光柵數顯 正交脈沖
Altera宣布,深圳市華禹高科技有限公司在其新的P1200便攜式手持機中選用了MAX IIZ CPLD。之所以選用Altera MAX IIZ CPLD,是因為它不但可以迅速安全地實現新特性和功能,而且還具有最低的功耗和最小的電路板面積,該器件管理P1200便攜式手持機中的多個接口,包括射頻識別(RFID)讀卡器、紅外數據協(xié)會(IRDA)傳感器、藍牙接口以及LED控制端口等。該P1200便攜式手持機已于5月1日正式在杭州公交自行車項目中使用,并將會在8月應用于北京奧運的身份識別,物流領域以及公交等小
關鍵字:
Altera CPLD 華禹 手持機
是一種將脈沖信號轉換成角位移的伺服執(zhí)行器件。其特點是結構簡單、運行可靠、控制方便。尤其是步距值不受電壓、溫度的變化的影響、誤差不會長期積累,這給實際的應用帶來了很大的方便。它廣泛用于消費類產品(打印機、照相機)、工業(yè)控制(數控機床、工業(yè)機器人)、醫(yī)療器械等機電產品中。
通常的步進電機控制方法是采用CPU(PC機、等)配合專用的步進電機驅動控制器來實現,這存在成本較高、各個環(huán)節(jié)搭配不便(不同類的電機必須要相應的驅動控制器與之配對)等問題。
器件具有速度快、功耗低、保密性好、程序設計靈活、抗干
關鍵字:
脈沖信號 CPU CPLD 電機 I/O
1 引言
自動測試設備在軍事及工業(yè)領域的應用越來越廣泛,然而在電路單元尤其是電路板測試中,由于被測單元種類多,被測通道數量大,傳統(tǒng)的開關矩陣體積大、切換速度慢、電氣性能差。已不能滿足現代測試儀器高速、便攜的要求。本文介紹了一種采用USB接口,利用I2C總線傳輸數據,由CPLD控制多路復用器件的大型開關矩陣結構,具有較高的切換速度及較好的電氣性能,并滿足了小型化的要求。
2 系統(tǒng)結構及功能
開關矩陣主要實現自動測試設備與被測電路單元之間的信息交換,功能如下:
(1)將程控電源系統(tǒng)
關鍵字:
I2C 開關矩陣 CPLD USB 自動測試
在電子測量技術中,測頻測相是最基本的測量之一。相位測量儀是電子領域的常用儀器,當前測頻測相主要是運用等精度測頻、PLL鎖相環(huán)測相的方法。研究發(fā)現,等精度測頻法具有在整個測頻范圍內保持恒定的高精度的特點,但是該原理不能用于測量相位。PLL鎖相環(huán)測相可以實現等精度測相,但電路調試較復雜。因此,選擇直接測相法作為低頻測相儀的測試方法[1、2、3、4]。
設計的低頻測相儀,滿足以下的技術指標:a .頻率20-20KHz;b .輸入阻抗≥100KΩ;c.相位測量絕對誤差≤1度; d
關鍵字:
CPLD 電子測量 相位測量 單片機 EDA
摘要:本音樂播放器依據MIDI音樂基本原理,結合EDA技術,采用ALTERA公司的可編程邏輯器件(CPLD)EPF10LC84-4作為控制核心而設計的。本文主要闡述了利用VHDL語言設計MIDI音樂發(fā)生器芯片,再配上必要的外圍電路,從而實現四首音樂選擇播放、并配有隨音樂節(jié)奏而閃爍變化的彩燈等功能的EDA應用系統(tǒng)。
關鍵字:EDA、CPLD、音樂播放器、VHDL語言
0? 引言
大規(guī)模可編程邏輯器件CPLD和FPGA是當今應用最廣泛的兩類可編程邏輯器件,電子設計工程師利用它可以在辦公室或實
關鍵字:
EDA CPLD 音樂播放器 VHDL語言
隨著計算機技術的飛速發(fā)展,嵌入式圖像系統(tǒng)廣泛應用于辦公設備、制造和流程設計、醫(yī)療、監(jiān)控、衛(wèi)生設備、交通運輸、通信、金融銀行系統(tǒng)和各種信息家電中。所謂嵌入式圖像系統(tǒng),指以圖像應用為中心,以計算機技術為基礎,軟件、硬件可裁減,對功能、可靠性、成本、體積、功耗等嚴格要求的專用計算機系統(tǒng)。嵌入式圖像系統(tǒng)對圖像顯示技術提出了各種嚴格要求,必須選擇合適的顯示器,設計出合理的顯示控制方法。
系統(tǒng)硬件設計
本系統(tǒng)要構建一個嵌入式、高速、低功耗、低成本的圖像顯示硬件平臺,要求能真彩顯示靜態(tài)或動態(tài)彩色圖像。為
關鍵字:
DSP TFT-LCD 數字圖像 顯示技術 嵌入式 CPLD
采用雙端口RAM實現DSP與PCI總線芯片之間的數據交換接口電路。
提出了一種使用CPLD解決雙端口RAM地址譯碼和PCI接口芯片局部總線仲裁的的硬件設計方案,并給出了PCI總線接口芯片寄存器配置實例,介紹了軟件包WinDriver開發(fā)設備驅動程序的具體過程。
隨著計算機技術的不斷發(fā)展,為滿足外設間以及外設與主機間的高速數據傳輸,Intel公司于1991年提出了PCI總線概念。PCI總線是一種能為主CPU及外設提供高性能數據通訊的總線,其局部總線在33MHz總線時鐘、32位數據通路時,數據
關鍵字:
RAM DSP PCI總線 CPLD 數據通訊
PC104總線系統(tǒng)是一種新型的計算機測控平臺,作為嵌入式PC的一種,在軟件與硬件上與標準的臺式PC(PC/AT)體系結構完全兼容,它具有如下優(yōu)點:體積小、十分緊湊,并采用模塊化結構,功耗低,總線易于擴充,緊固堆疊方式安裝,適合于制作高密度、小體積、便攜式測試設備,因此在軍用航空設備上有著廣泛的應用,但也正是PC104板的這種小尺寸結構、板上可用空間少給設計帶來了一定的困難,所以本設計采用了復雜可編程器件CPLD,用CPLD完成了PC104總線與429總線通訊的主要電路,大大節(jié)省了硬件資源,本文著重介紹
關鍵字:
CPLD 接口板 PC104 總線 嵌入式
若要問:半導體業(yè)哪個領域最有趣?我認為FPGA。作為記者,大家一提起FPGA公司就很興奮,太充滿活力了,有時過分得充滿戲劇性。
當中國第一高樓——上海金茂大廈剛剛落成時,A公司在上海成立辦事處,邀請記者從北京到上海觀摩,下榻金茂。一周后,X公司也宣布已經成立上海辦事處,也盛情邀請記者去那里看看,也同樣入住金茂。
????????????&nbs
關鍵字:
FPGA 半導體 ASIC CPLD
cpld 介紹
CPLD簡介 CPLD(Complex Programmable Logic Device)是Complex PLD的簡稱,一種較PLD為復雜的邏輯元件。CPLD是一種用戶根據各自需要而自行構造邏輯功能的數字集成電路。其基本設計方法是借助集成開發(fā)軟件平臺,用原理圖、硬件描述語言等方法,生成相應的目標文件,通過下載電纜(“在系統(tǒng)”編程)將代碼傳送到目標芯片中,實現設計的數字系統(tǒng)。
CPLD [
查看詳細 ]
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473