中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> asic-to-fpga

        BittWare用FPGA實現(xiàn)I/O開關量大于5Gbps

        •   BittWare是混合(DSP和FPGA)電路板級方案供應商,日前該公司采用ADI的TigerSHARC及Altera的FPGA技術,推出ATLANTiS Rev 2.0(新TigerSHARC使用的高級傳輸鏈路架構)、I/O切換和處理器件。   ATLANTiS采用FPGA實現(xiàn),便于板外I/O通訊路由和處理,允許系統(tǒng)設計師們設置并動態(tài)連接。所有輸入和輸出均通過ATLANTiS進行路由,每簇通信量大于5GBps。ATLANTiS集成了DSP、PCI橋、PMC接口和I/O外設及板載F
        • 關鍵字: 5Gbps  BittWare  FPGA  I/O  

        用FPGA控制CLC5958型A/D轉換器實現(xiàn)的高速PCI數(shù)據采集卡

        多處理器系統(tǒng)芯片設計:IP重用和嵌入式SOC開發(fā)的邏輯方法

        • Tensilica公司總裁兼CEO Chris Rowen博士 硅芯片技術的飛速發(fā)展給SOC設計帶來新的危機。為了保持產品的競爭力,新的通信產品、消費產品和計算機產品設計必須在功能、可靠性和帶寬方面有顯著增長,而在成本和功耗方面有顯著的下降。 與此同時,芯片設計人員面臨的壓力是在日益減少的時間內設計開發(fā)更多的復雜硬件系統(tǒng)。除非業(yè)界在SOC設計方面采取一種更加有效和更加靈活的方法,否則投資回報障礙對許多產品來說就簡直太高了。半導體設計和電子產品發(fā)明的全球性步伐將會放緩。 SOC設計團隊會面臨一系列嚴峻
        • 關鍵字: Tensilica  SoC  ASIC  

        Avago嵌入式SerDes通道ASIC突破2500萬

        • Avago Technologies近日宣布,該公司為存儲、企業(yè)計算機和網絡設備制造商提供的嵌入式串行/解串(SerDes, Serializer/Deserializer)通道專用芯片(ASIC, Application Specific Integrated Circuit)的出貨量已經突破2500萬。Avago Technologies嵌入式SerDes IP (intellectual proper
        • 關鍵字: ASIC  Avago  SerDes  嵌入式  

        采用FPGA的低功耗系統(tǒng)設計

        •   結合采用低功耗元件和低功耗設計技術在目前比以往任何時候都更有價值。隨著元件集成更多功能,并越來越小型化,對低功耗的要求持續(xù)增長。當把可編程邏輯器件用于低功耗應用時,限制設計的低功耗非常重要。本文將討論減小動態(tài)和靜態(tài)功耗的各種方法,并且給出一些例子說明如何使功耗最小化。    功耗的三個主要來源是啟動、待機和動態(tài)功耗。器件上電時產生的相關電流即是啟動電流;待機功耗又稱作靜態(tài)功耗,是電源開啟但I/O上沒有開關活動時器件的功耗;動態(tài)功耗是指器件正常工作時的功耗。    啟動電流因器件而異
        • 關鍵字: FPGA  嵌入式  消費電子  

        聯(lián)華選擇Agilent 93000 SOC測試儀

        • --全球領先的半導體專工廠采用93000進行高速數(shù)字信號和混合信號測試-- 安捷倫科技日前宣布,聯(lián)華電子已經購買一部Agilent 93000 SOC系列測試儀,進行基于結構的高速數(shù)字信號和混合信號測試。聯(lián)華電子將使用93000測試計算設備、PC和游戲控制臺使用的大容量復雜SOC。93000系列能夠擴容及測試廣泛的一系列應用,幫助聯(lián)華電子降低測試成本,加快其客戶的產品開發(fā)周期。 “Agilent 93000提供了混合信號結構測試解決方案,并兼容廣大客戶的高端模塊核心。聯(lián)華電子
        • 關鍵字: 聯(lián)華  SoC  ASIC  

        賽普拉斯PSoC(tm)被任天堂選用

        • 可編程System-on-Chip(產品可減少開發(fā)時間與成本,有助任天堂的價格點降至100美元以下 日前,賽普拉斯半導體公司 (Cypress Semiconductor ) 宣布全球互動娛樂領域的領導者任天堂公司 (Nintendo Co., Ltd.) 選用其PSoC((可編程單片系統(tǒng))混合信號陣列,為廣受歡迎的全新便攜式游戲機Game Boy(r) Micro采用。 任天堂采用PSoC器件來管理Gam
        • 關鍵字: 賽普拉斯  SoC  ASIC  

        三星接受高通芯片制造委托擴SoC

        •    美國高通(QUALCOMM)正式宣布已選擇韓國三星電子作為新的芯片制造委托廠商。目前尚未公布半導體代工相關合同的詳細內容,兩公司將就三星的90nm以后的工藝技術展開合作。    在美國無工廠半導體制造商業(yè)界團體FSA(Fabless semiconductor Association)發(fā)表的“無加工半導體制造商銷售十強”中,高通的無工廠半導體業(yè)務部門(QCT:QUALCOMM CDMA Technologies)近期一直
        • 關鍵字: 三星  SoC  ASIC  

        高性能ASIC和微處理器供電電源

        • 今天的高性能ASIC和微處理器芯片消耗的功率可超過150瓦。對于1 V~1.5 V的供電電壓,這些器件所需要的電流可輕易超過100 A。通過采用多相直流/直流轉換器,為此類器件供電的任務可變得更容易處理。 目前,可擴展控制器允許設計人員為特定的直流/直流轉換器選擇所需要的相數(shù)。可擴展性還允許幾個控制器同步并聯(lián)使用。電路板上基于PLL 技術的時鐘發(fā)生器為控制器同步提供了支持。 表1 根據設計所使用的相數(shù),比較同步降壓調節(jié)器設計的關鍵參數(shù)。圖中的例子為12V~1.2V 100A降壓調節(jié)器 圖1
        • 關鍵字: 供電電源  ASIC  微處理  模擬IC  電源  

        Coware助力國內SoC設計

        • 隨著SoC設計的發(fā)展,ESL(電子系統(tǒng)級)設計成為大家關注的焦點。ESL設計是能夠讓SoC設計工程師以緊密耦合方式開發(fā)、優(yōu)化和驗證復雜系統(tǒng)架構和嵌入式軟件的一套方法學。業(yè)內許多電子產品和器件制造商正在將他們的設計轉向ESL,他們認為,這是唯一能夠管理如今產品中日益復雜的硬件和嵌入式軟件的方法。 Coware公司是領先的ESL軟件工具和服務的供應商,他們提供的技術和服務能夠創(chuàng)建電子系統(tǒng)的算法和架構模型,使客戶能夠及早對系統(tǒng)進行評估和優(yōu)化,并順利地進行軟件開發(fā)和硬件實現(xiàn)。Coware主要提供4個方面的ESL工
        • 關鍵字: Coware  SoC  ASIC  

        使用Verilog實現(xiàn)基于FPGA的SDRAM控制器

        • 介紹了SDRAM的特點和工作原理,提出了一種基于FPGA的SDRAM控制器的設計方法,使用該方法實現(xiàn)的控制器可非常方便地對SDRAM進行控制。
        • 關鍵字: Verilog  SDRAM  FPGA  控制器    

        ARM加快基于AMBA3AXI的SoC產品上市時間

        • AMBA BusMatrix和AMBA Designer技術令復雜SoC設計的關鍵階段得以實現(xiàn)自動化和簡化 ARM 公司在于加利福尼亞州圣塔克萊拉市舉行的第二屆ARM開發(fā)者年度大會上發(fā)布了用于嵌入式系統(tǒng)設計的ARM AMBA? BusMatrixTM和AMBA DesignerTM產品。AMBA BusMatrix互連使得系統(tǒng)架構師能夠對性能進行最優(yōu)化,AMBA Designer工具則對子系統(tǒng)的快速配置提供了可能。 AMBA&
        • 關鍵字: ARM  SoC  ASIC  

        8 位微控制器在SoC 的應用

        • 過去15 年來,許多人都曾預測8 位微控制器即將退出舞臺,然而這卻是電子產業(yè)失誤最大的預測之一;事實上,雖然16 和32 位產品已極為常見,8 位微控制器的需求仍繼續(xù)成長,總值約達到今日100 億美元全球微控制器市場的一半。推動8 位市場快速發(fā)展及成長的動力主要來自于8 位產品效能的大幅提升,特別是以8051 系列為基礎的產品,其它原因還包括芯片內建功能的加強以及不斷縮小的封裝體積。今天,這類組件已能提供高達100&
        • 關鍵字: SoC  SoC  ASIC  

        基于FPGA的毫米波多目標信號形成技術的研究

        • 毫米波多目標信號發(fā)生器通過模擬的方法產生多種類型高精度的雷達多目標回波信號,在實際雷達系統(tǒng)前端不具備的條件下對雷達系統(tǒng)后級進行調試,便于制導武器的性能測試,大大加快新武器的研制進程。毫米波多目標信號產生的關鍵是要求回波信號距離分辨率極高,常規(guī)的多目標信號產生方法如使用數(shù)字延時線產生多目標之間的延時,其控制不靈活,并且有些延時線需要接ECL電源,使用不方便也增加了設計的復雜度。使用分立元件實現(xiàn)延時則使電路元件過多,電路的穩(wěn)定性及延時的精確性也會大大降低。本文介紹一種新的產生毫米波雷達模擬器的多目標信號的方法
        • 關鍵字: FPGA  

        FPGA 設計的四種常用思想與技巧

        •   本文討論的四種常用FPGA/CPLD設計思想與技巧:乒乓操作、串并轉換、流水線操作、數(shù)據接口同步化,都是FPGA/CPLD 邏輯設計的內在規(guī)律的體現(xiàn),合理地采用這些設計思想能在FPGA/CPLD設計工作種取得事半功倍的效果。   FPGA/CPLD的設計思想與技巧是一個非常大的話題,由于篇幅所限,本文僅介紹一些常用的設計思想與技巧,包括乒乓球操作、串并轉換、流水線操作和數(shù)據接口的同步方法。希望本文能引起工程師們的注意,如果能有意識地利用這些原則指導日后的設計工作,將取得事半功倍的效果! 乒乓操作
        • 關鍵字: FPGA  嵌入式  
        共6801條 443/454 |‹ « 441 442 443 444 445 446 447 448 449 450 » ›|

        asic-to-fpga介紹

        您好,目前還沒有人創(chuàng)建詞條asic-to-fpga!
        歡迎您創(chuàng)建該詞條,闡述對asic-to-fpga的理解,并與今后在此搜索asic-to-fpga的朋友們分享。    創(chuàng)建詞條

        熱門主題

        ASIC-to-FPGA    樹莓派    linux   
        關于我們 - 廣告服務 - 企業(yè)會員服務 - 網站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473