中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
        EEPW首頁 >> 主題列表 >> 1553b-pci

        根據(jù)PCI總線的實(shí)時(shí)測(cè)頻卡WDM驅(qū)動(dòng)程序設(shè)計(jì)策略

        • 根據(jù)PCI總線的實(shí)時(shí)測(cè)頻卡WDM驅(qū)動(dòng)程序設(shè)計(jì)策略,PCI總線是一種與CPU無關(guān)的32/64位地址數(shù)據(jù)復(fù)用總線,工作頻率為33 MHz/66 MHz,它支持突發(fā)傳輸,具有即插即用、電源管理等功能。PCI總線以其優(yōu)良性能和可適應(yīng)性成為現(xiàn)代微機(jī)的主流總線。在開發(fā)PCI設(shè)備的過程中,需
        • 關(guān)鍵字: 驅(qū)動(dòng)  程序設(shè)計(jì)  策略  WDM  實(shí)時(shí)  PCI  總線  根據(jù)  

        基于FPGA的1553B通信模塊的設(shè)計(jì)

        •  根據(jù)電路的設(shè)計(jì)指標(biāo)設(shè)計(jì)電路,并進(jìn)行仿真和實(shí)驗(yàn)研究,實(shí)驗(yàn)結(jié)果表明該變換器能在寬電壓輸入范圍內(nèi)穩(wěn)定輸出約400 V直流電壓,輸入電流波形基本與電壓波形一致,功率因數(shù)達(dá)到0.99以上,實(shí)現(xiàn)了高功率因數(shù)的校正,可有效抑制輸入電流諧波。
        • 關(guān)鍵字: 模塊  設(shè)計(jì)  通信  1553B  FPGA  基于  

        基于LabVIEW和PCI-5124的數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

        • 摘要:設(shè)計(jì)一種基于虛擬儀器LabVIEW和高速數(shù)字化儀NI PCI-5124的高采樣率、長(zhǎng)時(shí)間的數(shù)據(jù)采集分析實(shí)驗(yàn)系統(tǒng)。該系統(tǒng)可實(shí)現(xiàn)20 MHz甚至更高采樣率以及數(shù)據(jù)信號(hào)長(zhǎng)時(shí)間的實(shí)時(shí)采集,并具有實(shí)時(shí)存儲(chǔ)、回放、信號(hào)分析、報(bào)表打
        • 關(guān)鍵字: LabVIEW  5124  PCI  數(shù)據(jù)采集    

        基于FPGA的雙口RAM與PCI9O52接口設(shè)計(jì)

        • 摘要:為了解決PCI9052和雙口RAM之間讀寫時(shí)序不匹配的問題,本設(shè)計(jì)采用可編程器件來實(shí)現(xiàn)它們之間的接口電路。此電路可以使系統(tǒng)更加緊湊。核心邏輯部分采用有限狀態(tài)機(jī)實(shí)現(xiàn),使控制邏輯直觀簡(jiǎn)單,提高了設(shè)計(jì)效率。
        • 關(guān)鍵字: FPGA  PCI9  RAM  PCI    

        使用NI公司LabVIEW軟件和視覺硬件建立集成視覺和機(jī)器人的化妝品包裝生產(chǎn)線

        •   為Vetraco的化妝粉案例生產(chǎn)線,我們必須將臉部專用刷準(zhǔn)確地放置。   作者:   Ignazio Piacentini - ImagingLab   Cristiano Buttinoni - ImagingLab   行業(yè):   消費(fèi)品, Manufacturing, 圖像設(shè)備   產(chǎn)品:   LabVIEW, PCI-8254R   挑戰(zhàn):   確定臉部粉刷位置和方向,對(duì)其進(jìn)行質(zhì)量控制,并對(duì)機(jī)器人系統(tǒng)進(jìn)行編程,讓機(jī)器人拾起刷子,將其放在一個(gè)8槽梭子的粉盒中。   解決方案:
        • 關(guān)鍵字: NI  LabVIEW  PCI-8254R  

        電腦主板PCI槽轉(zhuǎn)正負(fù)12V、5V、5A電流輸出的電路

        • Figure 1 shows a typical application using the LTC1421.
          The LTC1421 works best with a staggered, 3-level connector.
          Ground makes connection first to discharge any static
          build-up. VCC, VDD and VEE
        • 關(guān)鍵字: 5A  電流  輸出  電路  5V  12V  主板  PCI  轉(zhuǎn)正  電腦  

        PCI總線目標(biāo)接口芯片PCI9052及其應(yīng)用

        • PCI總線目標(biāo)接口芯片PCI9052及其應(yīng)用,摘要:PCI9052是PLX公司繼PCI9050之后新推出的一種低成本的PCI總線目標(biāo)接口芯片,它傳輸速率高,數(shù)據(jù)吞吐量大,可避免用戶直接面對(duì)復(fù)雜的PCI總線協(xié)議。文中主要介紹了PLX公司的PCI總線目標(biāo)接口芯片的功能與應(yīng)用,并給出了
        • 關(guān)鍵字: PCI9052  及其  應(yīng)用  芯片  接口  總線  目標(biāo)  PCI  

        基于PCI Express總線的雷達(dá)數(shù)據(jù)記錄器驅(qū)動(dòng)程序開發(fā)

        • 基于PCI Express總線的雷達(dá)數(shù)據(jù)記錄器驅(qū)動(dòng)程序開發(fā),PCI Express是一種更高性能的第三代I/O總線。相對(duì)于傳統(tǒng)的PCI總線,它具有高速、低引腳數(shù)、點(diǎn)對(duì)點(diǎn)傳輸?shù)奶攸c(diǎn),使得該總線非常適合應(yīng)用于高速數(shù)據(jù)采集系統(tǒng)。對(duì)于記錄高速的合成孔徑雷達(dá)原始數(shù)據(jù),正適合用基于PCI Express總線的采集卡實(shí)現(xiàn)。針對(duì)Windows XP操作系統(tǒng),利用驅(qū)動(dòng)程序開發(fā)工具DDK,開發(fā)了PCI Express總線接口芯片PEX8311的WDM驅(qū)動(dòng)程序并成功的應(yīng)用于某雷達(dá)原始數(shù)據(jù)記錄器中,可以通過驅(qū)動(dòng)程序以DMA塊傳輸
        • 關(guān)鍵字: 記錄  驅(qū)動(dòng)  程序開發(fā)  數(shù)據(jù)  雷達(dá)  PCI  Express  總線  基于  PCIe  

        基于Virtex5的PCI-Express總線接口設(shè)計(jì)

        • PCI Express技術(shù)已成為PC桌面電腦和圖形設(shè)備的標(biāo)準(zhǔn)互聯(lián)總線,占據(jù)著主要市場(chǎng)。它作為第三代I/O總線互聯(lián)技術(shù)開始取代PCI,PCI―X技術(shù),成為最主要的高速互聯(lián)技術(shù),其已應(yīng)用在服務(wù)器、移動(dòng)設(shè)備、工作站、網(wǎng)絡(luò)設(shè)備、通信設(shè)備、工業(yè)控制設(shè)備、圖形設(shè)備等領(lǐng)域。通過分析PCI Express協(xié)議原理和Virtex5 Lxt PCIE Endpoint block硬核模塊結(jié)構(gòu)功能,設(shè)計(jì)基于Virtex5 lx50t硬件板卡,實(shí)現(xiàn)了PCI Express的數(shù)據(jù)傳輸。
        • 關(guān)鍵字: PCI-Express  Virtex5  總線  接口設(shè)計(jì)    

        具有PCI和并行接口的數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

        • 本文提出了由高速高精度A/D轉(zhuǎn)換芯片、高性能FPGA、PCI總線接口、DB25并行接口組成的高精度數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)方案及實(shí)現(xiàn)方法。其中FPGA作為本系統(tǒng)的控制核心和傳輸橋梁,采用并行接口和PCI總線接口的兩種數(shù)據(jù)傳輸模式,使系統(tǒng)方便的在兩種傳輸模式下進(jìn)行切換。最后采用QuartusII開發(fā)軟件對(duì)FPGA進(jìn)行開發(fā)設(shè)計(jì)并通過VB程序編寫了應(yīng)用于PC端的上層控制軟件。
        • 關(guān)鍵字: PCI  并行接口  數(shù)據(jù)采集  系統(tǒng)設(shè)計(jì)    

        嵌入式系統(tǒng)的PCI Express時(shí)鐘分配

        • 嵌入式系統(tǒng)的PCI Express時(shí)鐘分配, PCI Express (PCIe)是嵌入式和其它系統(tǒng)類型的背板間通信的一個(gè)非常理想的協(xié)議。然而,在嵌入式環(huán)境中,背板連接器引腳通常很昂貴。因此,采用點(diǎn)對(duì)點(diǎn)連接的星型結(jié)構(gòu)的PCIe時(shí)鐘分配方案就變得并不理想。本文將討論如
        • 關(guān)鍵字: 時(shí)鐘  分配  Express  PCI  系統(tǒng)  嵌入式  

        一種基于CPLD的單片機(jī)與PCI接口設(shè)計(jì)解決方案

        • 0 引言  8位單片機(jī)在嵌入式系統(tǒng)中應(yīng)用廣泛,然而讓它直接與PCI總線設(shè)備打交道卻有其固有缺陷。8位單片機(jī)只有16位地址線,8位數(shù)據(jù)端口,而PCI總線2.0規(guī)范中,除了有32位地址數(shù)據(jù)復(fù)用AD[3~0]外,還有FRAME、IRDY、TRDY等
        • 關(guān)鍵字: 設(shè)計(jì)  解決方案  接口  PCI  CPLD  單片機(jī)  基于  
        共422條 18/29 |‹ « 16 17 18 19 20 21 22 23 24 25 » ›|

        1553b-pci介紹

        您好,目前還沒有人創(chuàng)建詞條1553b-pci!
        歡迎您創(chuàng)建該詞條,闡述對(duì)1553b-pci的理解,并與今后在此搜索1553b-pci的朋友們分享。    創(chuàng)建詞條

        1553b-pci專欄文章

        更多

        熱門主題

        樹莓派    linux   
        關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
        備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473