中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
        EEPW首頁 >> 主題列表 >> 支持

        利用XPS工具快速生成Virtex FPGA的板級支持包

        • 利用XPS工具快速生成Virtex FPGA的板級支持包,具有嵌入式處理器的平臺FPGA提供很大的靈活性、集成度和高性能。目前,在單個可編程邏輯器件中開發(fā)極其復(fù)雜且高度定制化的嵌入式系統(tǒng)已成為可能。隨著芯片性能的不斷增加,如何使設(shè)計方法始終高效、多產(chǎn),成為人們面
        • 關(guān)鍵字: 軟件  FPGA  支持  生成  快速  XPS  工具  利用  

        燃料電池城市客車數(shù)據(jù)支持系統(tǒng)設(shè)計

        支持長距離藍(lán)牙通信的高集成射頻前端模塊應(yīng)用分析

        • 藍(lán)牙通信是工作于2.4GHz~2.48GHz頻段的時分復(fù)用(TDD)技術(shù),旨在取代電纜來連接便攜式和/或固定設(shè)備,并保證高度安全性。藍(lán)牙技術(shù)的主要特點在于功能強(qiáng)大、耗電量低、成本低廉,可以同時處理數(shù)據(jù)和語音傳輸。
        • 關(guān)鍵字: 前端  模塊  應(yīng)用  分析  射頻  集成  長距離  藍(lán)牙  通信  支持  

        微軟為Windows Embedded合作伙伴提供多種支持

        • Windows Embedded支持 微軟通過“共享成功”商業(yè)模式為Windows Embedded的合作伙伴和設(shè)備制造商提供多種形式的支持,包括源代碼共享計劃、生命周期知識產(chǎn)權(quán)保護(hù)和長達(dá)10年的產(chǎn)品支持周期,同時提供廣泛的支持服務(wù)。 什么是共享源? 微軟擁有豐富的共享源,客戶、合作伙伴、開發(fā)人員、政府、學(xué)生和其他對此感興趣的人員都可以利用這些數(shù)百萬行的源代碼。微軟可以負(fù)責(zé)最關(guān)鍵代碼的保密工作——有助于開發(fā)人員保護(hù)他們的知識產(chǎn)權(quán)(IP)。 開發(fā)人員能夠得到Windows CE
        • 關(guān)鍵字: Embedded  Windows  共享成功  合作伙伴  商業(yè)模式  設(shè)備制造商  通訊  網(wǎng)絡(luò)  微軟  無線  消費電子  支持  消費電子  

        開發(fā)RTEMS實時系統(tǒng)的板級支持包

        • 開發(fā)RTEMS實時系統(tǒng)的板級支持包,板級支持包BSP在嵌入式系統(tǒng)中處于關(guān)鍵的位置,有力地支持了嵌入式系統(tǒng)的移植,而BSP的結(jié)構(gòu)與功能隨不同的嵌入式系統(tǒng)的軟件硬件環(huán)境呈現(xiàn)較大的差異。本文介紹板級支持包的功能和實時系統(tǒng)摘要 RTEMS的體系結(jié)構(gòu),分析RTEMS的啟動過程。借鑒SPARC微處理器ERC32 BSP,提出一種RTEMS板級支持包的開發(fā)流程,主要說明模板BSP的選取、啟動代碼模塊和設(shè)備驅(qū)動程序模塊的實現(xiàn),鏈接器命令腳本的修改等。最后把BSP與RTEMS系統(tǒng)的其他模塊組合在一起,生成最終可執(zhí)行映像的過
        • 關(guān)鍵字: 支持  系統(tǒng)  實時  RTEMS  開發(fā)  

        Tensilica實現(xiàn)對Synopsys和Cadence支持

        • TensilicaÒ宣布增加了自動可配置處理器內(nèi)核的設(shè)計方法學(xué)以面對90納米工藝下普通集成電路設(shè)計的挑戰(zhàn)。這些增加支持Cadence和Synosys工具的最新能力,包括自動生成物理設(shè)計流程腳本,自動輸入用戶定義的功耗結(jié)構(gòu)以及支持串繞分析。 Tensilica利用Synopsys的Power Compiler™的低功耗優(yōu)化能力,同時在Xtensa LX內(nèi)核和所有設(shè)計者自定義的擴(kuò)展功能中自動的插入精細(xì)度時鐘門控,從而降低動態(tài)功耗。新自動生成的Xtensa布線腳本可
        • 關(guān)鍵字: Cadence  Synopsys  Tensilica  支持  

        適應(yīng)實時多任務(wù)的微控制器高效指令支持

        共52條 4/4 |‹ « 1 2 3 4
        關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
        Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
        《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
        備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473