中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 基于BiFIFO的多DSP高速互連系統(tǒng)設計

        基于BiFIFO的多DSP高速互連系統(tǒng)設計

        作者:■ 中國科學院聲學研究所 楊力 何國建 時間:2005-03-04 來源:電子設計應用2005年第1期 收藏

        摘    要:在由組成的多DSP并行信號處理系統(tǒng)中,DSP片間的互連性能成為系統(tǒng)性能的關鍵指標。本文從硬件和軟件兩個方面討論了基于的DSP間高速互連的設計方案。
        關鍵詞:;

        引言
        在一些應用中需要利用多DSP進行陣列運算。而在多DSP系統(tǒng)中,DSP間的數(shù)據(jù)交換能力已經(jīng)成為系統(tǒng)性能的瓶頸。
        在由組成的多DSP系統(tǒng)中,方案主要有:通過(雙向先進先出存儲器)直接互連;通過DSP的HPI接口互連;通過DSP的McBSP接口互連。本文設計的高速并行信號處理板采用BiFIFO直接互連方案,該板上的兩片TMS320C6701之間通過一片BiFIFO芯片(CY7C43684)交換數(shù)據(jù)。
        BiFIFO芯片CY7C43684
        CY7C43684是Cypress公司推出的高速低功耗CMOS同步BiFIFO,該芯片片內(nèi)有2塊獨立的16K



        評論


        相關推薦

        技術專區(qū)

        關閉