中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        SPI-4接口的時鐘方案

        作者: 時間:2011-12-22 來源:網(wǎng)絡(luò) 收藏
        面對當(dāng)今復(fù)雜的FPGA設(shè)計,時鐘是至關(guān)重要的,工程的成敗往往取決于它。而對于SPI-0接口設(shè)計來說,由于輸入時鐘高于311 MHz,并且是雙沿采樣的,所以時鐘設(shè)計顯得更加重要。對于Xilinx Virtex-5器件來說,內(nèi)部提供了全局時鐘和區(qū)域時鐘兩大時鐘網(wǎng)絡(luò),我們分別利用這兩大資源來設(shè)計SPI-4的。全局時鐘如圖1所示,區(qū)域時鐘如圖2所示。其中,RDCLK是Sink Core的輸入時鐘,Sysclk為Source Core的參考時鐘,TSCLK為Source Core的狀態(tài)信息通道的輸入時鐘,用戶可以根據(jù)實際情況來選擇。

        全局時鐘

          圖1 全局時鐘

        區(qū)域時鐘

          圖2 區(qū)域時鐘

          此外,TDCLK由SysClkO_GP經(jīng)過FPGA的IO模塊內(nèi)的ODDR輸出。



        關(guān)鍵詞: SPI-4接口 時鐘方案

        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉