中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 基于FPGA的IPV6數(shù)字包的拆裝實現(xiàn)

        基于FPGA的IPV6數(shù)字包的拆裝實現(xiàn)

        作者: 時間:2008-11-28 來源:網(wǎng)絡(luò) 收藏

          筆者在參加國家“863”重大專題項目“高速密碼芯片及驗證平臺系統(tǒng)”的過程中,遇到了將數(shù)據(jù)包的包頭和數(shù)據(jù)部分拆開,然后在數(shù)據(jù)部分送密碼芯片進行加/解密處理,最后再將處理后的數(shù)據(jù)部分與包頭重新封裝為數(shù)據(jù)包的課題。以往對IP包進行拆裝多利用軟件實現(xiàn),但本項目涉及到配合高速密碼芯片(處理速度在2Gbit/s以上)工作的問題,顯然利用軟件實現(xiàn)IP包的拆裝在速度上達不到要求。為此,筆者運用(型號為Xilinx公司的XC2VP20-FF86CGB0345)來實現(xiàn)數(shù)據(jù)包的拆裝。該內(nèi)部邏輯框圖如圖1所示。

        基于FPGA的IPV6數(shù)字包的拆裝實現(xiàn)

          其工作流程為:2.5GHz的標準數(shù)據(jù)包串行差分信號通過ROCKETIO高速通道后轉(zhuǎn)換為16位125MHz并行信號,再經(jīng)信號轉(zhuǎn)換模塊進一步轉(zhuǎn)換為66位62.5MHz并行信號后進入1緩存,然后對其輸出數(shù)據(jù)進行判斷,若是報頭則送入3緩存,若是數(shù)據(jù)部分則送入2緩存,最后將FIFO2數(shù)據(jù)送往密碼芯片進行處理;經(jīng)密碼芯片處理的數(shù)據(jù)首先放入FIFO4進行緩存,然后控制FIFO3和FIFO4將一個數(shù)據(jù)包的頭和數(shù)據(jù)寫入FIFO5中,重新封裝成一個完整的數(shù)據(jù)包;重新封裝的IPV6數(shù)據(jù)包經(jīng)過信號轉(zhuǎn)換模塊變?yōu)?6位125MHz的并行信號,并通過ROCKETIO高速通道轉(zhuǎn)換為2.5GHz高速串行差分信號送出。

          可以看出,經(jīng)過以上流程,實現(xiàn)了一個數(shù)據(jù)包的拆分和重新封裝。

          1 IPV6數(shù)據(jù)包的拆分

          用P實現(xiàn)IPV6數(shù)據(jù)包的拆分,主要是通過控制幾個FIFO的數(shù)據(jù)輸入輸出來實現(xiàn)的。FPGA內(nèi)部的拆分單元電路的物理連接如圖2所示,其中FIFO的作用是緩存IPV6數(shù)據(jù)包,F(xiàn)IFO2的作用是緩存IPV6數(shù)據(jù)包的數(shù)據(jù)部分,F(xiàn)IFO3的作用是緩存IPV6數(shù)據(jù)包的包頭。


        上一頁 1 2 3 下一頁

        關(guān)鍵詞: FPGA IPV6 FIFO

        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉