中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > DS-SS接收機(jī)全數(shù)字AGC的FPGA實(shí)現(xiàn)

        DS-SS接收機(jī)全數(shù)字AGC的FPGA實(shí)現(xiàn)

        作者: 時(shí)間:2008-12-25 來源:網(wǎng)絡(luò) 收藏

          考慮到噪聲的影響,將新的計(jì)數(shù)值與正常計(jì)數(shù)值之間的差值送入低通濾波器進(jìn)行濾波。低通濾波器的離散方程為:

          y(n)=α·y(n-1)+(1-α)·x(n) (7)

          其中,x(n)為低通濾波器的輸入,y(n)為低通濾波器的輸出,α為濾波器系數(shù)。

          外部控制模塊中的增益ψ用來控制調(diào)整速度。ψ越大,調(diào)整速度越快,但會導(dǎo)致整個(gè)環(huán)路過沖和振蕩,并導(dǎo)致輸入信號有寄生調(diào)幅;ψ越小,調(diào)整速度越慢,但好處是不會過沖,并在一定程度上避免了寄生調(diào)幅。

          低通濾波器的輸出經(jīng)過放大并輸入積分累加器進(jìn)行累加,依據(jù)積分累加器的輸出查找衰減值dB轉(zhuǎn)換表,換算成衰減dB值后控制數(shù)控衰減器進(jìn)行相應(yīng)的衰減。

        DS-SS接收機(jī)全數(shù)字AGC的FPGA實(shí)現(xiàn)



        關(guān)鍵詞: AGC FPGA

        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉