中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 采用CPLD來替代微處理器的6種方法

        采用CPLD來替代微處理器的6種方法

        作者: 時間:2010-02-02 來源:網(wǎng)絡(luò) 收藏

          串行至串行轉(zhuǎn)換

          圖6所示為采用來橋接兩種不同的串口:I2C和SPI。這一設(shè)計(jì)可以在MAX IIZ EPM240Z 中實(shí)現(xiàn),使用了大約43%的邏輯和6個I/O引腳(4)。

        采用CPLD來替代微處理器的6種方法

        圖6. 利用MAX IIZ 實(shí)現(xiàn)I2C至SPI接口

          串行至并行轉(zhuǎn)換

          圖7所示為主處理器和SPI主機(jī)的接口,使用CPLD來實(shí)現(xiàn)串并轉(zhuǎn)換接口。這個例子建立一個主處理器總線接口和完整的SPI主機(jī),可以在MAX IIZ EPM240Z CPLD中實(shí)現(xiàn),占用了大約30%的邏輯和25個I/O引腳(5)。

        采用CPLD來替代微處理器的6種方法

        圖7. 利用MAX IIZ CPLD實(shí)現(xiàn)主處理器至SPI接口

          并行至并行轉(zhuǎn)換

          在圖8中,CPLD被用于橋接兩種不同的并口。這一實(shí)例實(shí)現(xiàn)了Compact FLASH+器件的主處理器總線接口,在MAX IIZEPM240Z CPLD中實(shí)現(xiàn),使用了大約54%的邏輯,以及45個I/O引腳(6)。

        采用CPLD來替代微處理器的6種方法

        圖8. 利用MAX IIZ CPLD實(shí)現(xiàn)主處理器至CF+接口

          傳統(tǒng)上,某些一直是電子設(shè)計(jì)人員的唯一“可編程”邏輯選擇。然而,隨著CPLD的推出,設(shè)計(jì)人員在便攜式應(yīng)用上有了新的選擇。本白皮書的多個實(shí)例介紹了怎樣在便攜式應(yīng)用中使用CPLD來替代或者擴(kuò)展以前在中實(shí)現(xiàn)的多種功能。結(jié)果,低功耗電子設(shè)計(jì)人員在便攜式應(yīng)用中擁有了另一套解決問題的工具,在設(shè)計(jì)創(chuàng)新產(chǎn)品時,能更好地選擇最佳器件。



        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉