中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 基于FPGA的絕對式編碼器通信接口設(shè)計

        基于FPGA的絕對式編碼器通信接口設(shè)計

        作者: 時間:2010-04-21 來源:網(wǎng)絡(luò) 收藏

          在本接口的研發(fā)過程中,對的開發(fā)采用Altera公司的Quartus II 5.1集成環(huán)境,硬件描述語言為VHDL語言。圖4為主程序流程圖。

          圖5為碼盤與之間的通信波形,從位置信號可以看出該接口工作正常。

          3 結(jié)束語

          本文設(shè)計了一種基于的絕對式碼盤智能接口,用以進(jìn)行和伺服驅(qū)動器DSP處理器之間的通信。并且具CRC校驗等糾錯功能。該接口基本可以替代價格昂貴的專用接口芯片,降低產(chǎn)品的成本,促進(jìn)伺服電機(jī)驅(qū)動器的國產(chǎn)化進(jìn)程。


        上一頁 1 2 3 下一頁

        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉