中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > 模擬技術(shù) > 設(shè)計(jì)應(yīng)用 > 使用MATLAB和Simulink算法創(chuàng)建FPGA原型(二)

        使用MATLAB和Simulink算法創(chuàng)建FPGA原型(二)

        作者: 時(shí)間:2013-10-15 來源:網(wǎng)絡(luò) 收藏
        其設(shè)計(jì)進(jìn)行回歸測試。這使他們能夠識別出有待進(jìn)一步分析的潛在問題區(qū)域。

          圖11對比了HDL協(xié)同仿真和FPGA在環(huán)仿真這兩種用于DDC設(shè)計(jì)的驗(yàn)證方法

          盡管HDL協(xié)同仿真速度較慢,但它卻提高了HDL代碼的可見性。因此,它很適合針對FPGA在環(huán)仿真過程中發(fā)現(xiàn)的問題區(qū)域進(jìn)行更詳細(xì)的分析。

          總結(jié)

          如果工程師遵循本文所述的四種最佳方法,開發(fā)將比傳統(tǒng)的手動(dòng)工作流程快出許多,并能使工程師信心倍增。此外,工程師還可以在整個(gè)開發(fā)過程中繼續(xù)優(yōu)化自己的模型,并快速地重新生成有關(guān)FPGA實(shí)現(xiàn)的代碼。與依賴手工編寫HDL的傳統(tǒng)工作流程相比,這種能力可以顯著縮短設(shè)計(jì)迭代的周期。

        fpga相關(guān)文章:fpga是什么


        混頻器相關(guān)文章:混頻器原理

        上一頁 1 2 下一頁

        關(guān)鍵詞: MATLAB Simulink FPGA原型

        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉