中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > EDA/PCB > 設計應用 > 一種基于FPGA并行流水線的FIR濾波器設計方案

        一種基于FPGA并行流水線的FIR濾波器設計方案

        作者: 時間:2009-03-31 來源:網(wǎng)絡 收藏


        3 模塊設計
        設計的濾波器由10個小VHD文件和一個總體BDF文件組成,VHD文件可以分為以下三種模塊:寄存器、加法器、乘法器。
        3.1 寄存器設計
        寄存器用于寄存一組二值代碼,對寄存器的觸發(fā)器只要求它們具有置1、置0的功能即可,因而本設計中用D觸發(fā)器組成寄存器,實現(xiàn)寄存功能。
        在CP正跳沿前接受輸入信號,正跳沿時觸發(fā)翻轉(zhuǎn),正跳沿后輸入即被封鎖。
        寄存器的波形仿真

        3.2 加法器
        在將兩個多位二進制數(shù)相加時,除了最低位以外,每一位都應該考慮來自低位的進位,即將兩個對應位的加數(shù)和來自低位的進位3個數(shù)相加。這種運算稱為全加,所用的電路稱為全加器。
        實現(xiàn)兩個二進制數(shù)字的相加運算。當?shù)竭_時鐘上升沿時,將兩數(shù)輸入,運算,輸出結果。
        加法器的波形仿真

        3.3 乘法器
        從資源和速度考慮,常系數(shù)乘法運算可用移位相加來實現(xiàn)。將常系數(shù)分解成幾個2的冪的和形式。下例為乘4c電路設計。實現(xiàn)輸入帶符號數(shù)據(jù)與固定數(shù)據(jù)兩個二進制數(shù)的乘法運算。當?shù)竭_時鐘上升沿時,將兩數(shù)輸入,運算,輸出結果。
        乘法器的波形仿真

        4 濾波器整體電路
        濾波器的整體電路基本與其原理圖類似。整體電路如下圖所示:

        5 FIR濾波器整體電路仿真結果
        當輸入為信號為[99,0,0,0,99,0,0,0,99,O,0,0,99?!璢濾波器的實際仿真波形見下圖:

        因為該濾波器為九階,信號通過各級觸發(fā)器,加發(fā)器乘法器的總延遲為13個時鐘周期,故在仿真中前13個時鐘周期沒有信號輸出。通過matl ab對濾波器進行仿真得出的理論輸出序列為:[33,28,34,50,33,28,34,50,33,28,34,50,33,28,34,50…….]與實際仿真波形比較,波形基本一致,但是因為該濾波器只有九階,所以與理論值有一定誤差。


        上一頁 1 2 3 下一頁

        關鍵詞: FPGA FIR 并行 流水線

        評論


        相關推薦

        技術專區(qū)

        關閉