中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > EDA/PCB > 設計應用 > FPGA異步FIFO設計中的問題與解決辦法

        FPGA異步FIFO設計中的問題與解決辦法

        作者: 時間:2009-09-18 來源:網(wǎng)絡 收藏

        本系統(tǒng)采用QuartusIl8.1對系統(tǒng)進行仿真,由于系統(tǒng)深度較大,所以設定仿真時間為100 μs。系統(tǒng)剛上電時,雙端口RAM中暫時沒有數(shù)據(jù),此時系統(tǒng)處于讀空狀態(tài),empty變?yōu)楦唠娖?,full保持低電平,如圖3所示。隨著RAM中數(shù)據(jù)的不斷寫入,系統(tǒng)進入寫滿狀態(tài),此時full變?yōu)楦唠娖?,而empty變?yōu)榈碗娖?,如圖4所示。

        本文引用地址:http://www.antipu.com.cn/article/191924.htm

        結 語
        本文根據(jù)異步設計的難點和要點,提出了具體的解決方案。在空/滿標志位產(chǎn)生條件的判斷上提出了“檢測+計數(shù)器”的新思路,使系統(tǒng)設計方便實用,并采用格雷碼方式降低了亞穩(wěn)態(tài)出現(xiàn)的概率。通過驗證,這種方法在有效判斷空/滿標志位方面有很大的優(yōu)勢。


        上一頁 1 2 3 下一頁

        關鍵詞: FPGA FIFO

        評論


        相關推薦

        技術專區(qū)

        關閉