中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > EDA/PCB > 設計應用 > 基于FPGA快速A 律壓縮編碼的設計與實現(xiàn)

        基于FPGA快速A 律壓縮編碼的設計與實現(xiàn)

        作者: 時間:2010-03-29 來源:網絡 收藏

        3 編碼流水線算法設計思路

        本設計從適合流水線操作的角度對常規(guī)算法[5]作了改進,前級完成相應位計算后將其結果傳遞到下一級,完成后進入下一組數據的編碼運算,從而達到流水作業(yè)的目的。由于每個模塊功能獨立,適合模塊化設計。

        4 具體實現(xiàn)


        圖2 系統(tǒng)框圖

        圖2系統(tǒng)框圖中實現(xiàn)了一種并行數據處理且適合于編碼流水線作業(yè)的改進算法,并采用具體實現(xiàn)。系統(tǒng)主要由狀態(tài)機(state)和比較單元(compare)這二部分組成,其中Comp1,Comp2,……Comp7這七個單元模塊在狀態(tài)機的控制下并行進行流水線數據處理。即在狀態(tài)機的控制下,在一個clk時鐘脈沖當中,七個單元同時進行著數據的處理工作,處理完成后,前一個Comp單元的輸出作為后一個Comp單元輸入,在下一個clk時鐘脈沖到來時緊接著又進行下一組數據處理。按照這種方式,依次處理下去,從而達到流水線作業(yè)的目的。下面對該系統(tǒng)進行具體實現(xiàn)。



        關鍵詞: FPGA 壓縮編碼

        評論


        相關推薦

        技術專區(qū)

        關閉