中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 基于FPGA的24×24位低功耗乘法器的設(shè)計

        基于FPGA的24×24位低功耗乘法器的設(shè)計

        作者: 時間:2011-02-10 來源:網(wǎng)絡(luò) 收藏


        對功耗的測試時間是1μS。在測試時間內(nèi),給加入不同的測試激勵,觀察功耗變化情況,為了說明本文提出的算法的優(yōu)越性,同時也測試了由現(xiàn)有的兩種編碼算法所實現(xiàn)的,測試結(jié)果分別如表2~表4所示(其中,whole表示表格前部的測試激勵在測試時間內(nèi)依次輸入)。


        從圖6中可以看出,在測試時間內(nèi),當測試激勵保持不變時,芯片的核動態(tài)功耗0.00 mW,總功耗比較小,用三種編碼算法實現(xiàn)的功耗差別不大,說明在只進行一次乘法運算時,COMS的輸入信號基本沒有翻轉(zhuǎn);當輸入激勵在測試時間內(nèi)變化,即在whole狀態(tài)時,三個乘法器都有動態(tài)功耗,說明CMOS的輸入信號隨著電路輸入信號的變化而翻轉(zhuǎn)。本文介紹的乘法器的總功耗比文獻介紹的算法降低了3.5%,比基于Booth-Wallace Tree的乘法器的功耗降低了8.4%。

        5 結(jié)語
        本文介紹了一種新的編碼方法,它相對于文獻中的編碼可以進一步降低乘數(shù)中“1”的數(shù)量,從而進一步降低了乘法器的功耗;另外,還對傳統(tǒng)的全加器和半加器進行了改進,從而降低CMOS輸入信號的翻轉(zhuǎn)率,從而降低了功耗。并且,通過在Altera公司的芯片EP2C70F8 96C中進行功耗測試,可以看出本文介紹的乘法器的功耗比文獻中介紹的乘法器的功耗降低了3.5%,比基于Booth-Wallace Tree的乘法器的功耗降低了8.4%。


        上一頁 1 2 3 下一頁

        關(guān)鍵詞: FPGA 24位 低功耗 乘法器

        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉