中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 基于FPGA與VHDL的微型打印機(jī)的驅(qū)動設(shè)計

        基于FPGA與VHDL的微型打印機(jī)的驅(qū)動設(shè)計

        作者: 時間:2011-03-08 來源:網(wǎng)絡(luò) 收藏

        2 總體系統(tǒng)設(shè)計
        使用Altera公司的CyelonⅢ系列的芯片EP3C25Q240C8N實(shí)現(xiàn)對RD-DH型的硬件電路控制,使用QuartusⅡ開發(fā)工具,通過語言實(shí)現(xiàn)對的軟件功能實(shí)現(xiàn)。
        2.1 硬件電路設(shè)計
        如圖3所示為打印機(jī)與的連接示意圖。DATA1~DATA8表示打印機(jī)的8個數(shù)據(jù)位,他們的邏輯‘1’表示高電平,邏輯‘O’表示低電
        平;-STB為數(shù)據(jù)選通觸發(fā)脈沖,下降沿時讀入數(shù)據(jù);-ACK為回答脈沖,低電平表示數(shù)據(jù)已被接受;BUSY為高電平時表示打印機(jī)正忙,此時不接收數(shù)據(jù)。由于-ACK和BUSY輸出的是5 V的TTL電平,而的I/O口標(biāo)準(zhǔn)為3.3 V LVCMOS電平,因此這兩個信號作為FPGA的輸入信號時,要進(jìn)行分壓,保證電路正常運(yùn)行。

        c.JPG


        2.2 軟件設(shè)計
        軟件平臺采用Altera公司的FPGA開發(fā)平臺QuartusⅡ。QuartusⅡ提供了一種與器件結(jié)構(gòu)無關(guān)的設(shè)計環(huán)境,設(shè)計者不需要精通器件的內(nèi)部結(jié)構(gòu),只需要運(yùn)用自己熟悉的輸入工具(如原理圖輸入或數(shù)字電路描述語言輸入)進(jìn)行設(shè)計,利用QuartusⅡ可以將這些設(shè)計轉(zhuǎn)換為最終結(jié)構(gòu)所需要的格式。有關(guān)結(jié)構(gòu)的詳細(xì)知識已寫入開發(fā)工具軟件,設(shè)計人員無需手工優(yōu)化自己的設(shè)計。軟件的開發(fā)流程如圖4所示。

        d.JPG



        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉