中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > EDA/PCB > 設計應用 > 基于FPGA的語音存儲與回放系統(tǒng)設計

        基于FPGA的語音存儲與回放系統(tǒng)設計

        作者: 時間:2011-03-14 來源:網絡 收藏

          2.3 模數(shù)轉換(ADC)電路

          ADC電路如圖4所示。題目要求采樣頻率fs=8kHz,字長=8位,可選擇轉換時間不超過125 μs的8位A/D轉換芯片,ADC0809的轉換時間為100μs,可選用ADC0809。音頻信號經過放大、濾波送給ADC0809 ADC電路,將模擬量轉換為數(shù)字量,再經可編程器件送給存儲芯片。cp、oe、eoc、start、ale、din[7..0]接圖9。

        ADC電路


        圖4  ADC電路

          2.4 電路

          存儲芯片HM628128D管腳如圖5所示。HM628128D可存儲8位131072字,5V供電,靜態(tài)RAM。時間≥10s。HM628128D在數(shù)字化系統(tǒng)硬件電路中的接線如表1所示。HM628128D讀寫功能如表2所示。

        HM628128D管腳

        圖5 HM628128D管腳



          2.5 數(shù)模轉換(DAC)電路

          DAC如圖6所示。題目要求變換頻率fc=8kHz,字長=8位,可選擇轉換時間不超過125μs的8位D/A轉換芯片,DAC0800的轉換時間為100ns,可選用DAC0800。存儲芯片輸出的數(shù)字量經可編程器件圖9送給DAC0800 DAC電路,將數(shù)字量轉換為模擬量。

        DAC0800 DAC電路

        圖6 DAC0800 DAC電路



        評論


        相關推薦

        技術專區(qū)

        關閉