中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 基于CPLD/FPGA的USB讀寫控制器

        基于CPLD/FPGA的USB讀寫控制器

        作者: 時間:2011-06-27 來源:網(wǎng)絡(luò) 收藏


        2 中的控制電路
        中的控制電路包括時鐘提取、包識別、不歸零解碼、狀態(tài)控制、CBW包識別和數(shù)據(jù)流控制等模塊,如圖3所示。時鐘提取部分見參考文獻,包識別和不歸零解碼部分見參考文獻。下面詳細介紹狀態(tài)控制、CBW包識別和數(shù)據(jù)流控制3個模塊。

        本文引用地址:http://www.antipu.com.cn/article/191139.htm

        e.jpg


        2.1 狀態(tài)控制模塊
        因為IJSB總線是半雙工的,所以要控制總線數(shù)據(jù)的方向,即通過OE信號來控制T1106是接收總線數(shù)據(jù)還是驅(qū)動總線??偩€上所有的傳輸事務(wù)都始于令牌包。令牌包由主機發(fā)送,指明本次事務(wù)處理過程的含義,包括數(shù)據(jù)的傳輸方向、設(shè)備的地址及端點號等信息。
        在本模塊中,通過對PID的檢測可得到每個包的種類,控制狀態(tài)機在初始狀態(tài)、主機發(fā)送數(shù)據(jù)、設(shè)備發(fā)送數(shù)據(jù)、主機發(fā)送握手包和設(shè)備發(fā)送握手包等幾個狀態(tài)間跳轉(zhuǎn),從而控制其他模塊的狀態(tài)。下面為狀態(tài)機的部分代碼:
        f.jpg



        關(guān)鍵詞: CPLD FPGA USB 讀寫

        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉