中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > EDA/PCB > 設計應用 > 基于FPGA腦機接口實時系統(tǒng)

        基于FPGA腦機接口實時系統(tǒng)

        作者: 時間:2011-12-16 來源:網絡 收藏


        觸發(fā)信號檢測保證了刺激與視覺誘發(fā)電位的鎖時同步關系。只有檢測到最早閃爍的刺激模塊的觸發(fā)信號,才把腦電數據存儲到RAM中。當達到要求的閃爍次數時,停止數據的寫入。根據刺激模塊之間的延時關系,可以確定與各個刺激模塊相應的數據在RAM中的起始地址。然后,按照起始地址讀出數據給累加器,累加的次數與閃爍次數相同。最后,用除法器除以累加的次數,得到累加后的平均結果.

        本文引用地址:http://www.antipu.com.cn/article/190902.htm

        知識產權(IP)核,是指己驗證的、可重利用的、具有某種確定功能的IC模塊。有大量各種用途的IP核。這些IP核對內核進行了參數化,通過頭文件或圖形用戶接口(GUI)可以方便地對參數進行操作。通過異步雙口RAM IP核調用片內RAM來緩存腦電數據,保證了數據接口的同步和數據處理速度。用累加器IP核和除法器IP核來實現算法中的累加器和除法器。

        只采用累加平均的方法, 需要進行上百次才能得到可靠的誘發(fā)電位波形, 信號提取的時間太長。在少量次累加平均時,為了進一步提高信噪比,提取出較為理想的誘發(fā)電位波形,采用數字濾波的方法來減少噪聲的影響。FIR濾波器具有嚴格的線性相位,穩(wěn)定性好,而且通頻帶比較平坦。所以,采用FIR濾波器來實現數字濾波。用窗函數設計法設計一個15階的低通FIR濾波器,窗函數為海明窗,截止頻率為10 Hz。利用MATLAB工具箱中的FDATool設計濾波器,并轉換為HDL代碼,可以很方便地在中實現FIR濾波器。通過調用CycloneⅡ芯片中用于DSP運算的嵌入式乘法器來實現FIR濾波中的乘法運算。與基于邏輯單元的乘法器相比,嵌入式乘法器性能更高,占用邏輯單元更少。嵌入式乘法器能夠與CycloneⅡ器件的M4K RAM塊進行無縫集成,實現高效的DSP算法[6]。

        瞬態(tài)視覺誘發(fā)電位的識別,就是要將誘發(fā)電位信號轉換成一系列控制命令,從而實現人腦與外界的通信與控制。模板匹配是傳統(tǒng)的模式識別方法之一。相關系數是變量之間相關程度的指標,可以用于判斷曲線擬合程度。用相關系數來衡量模板與未知模式匹配的好壞,是一個有效且可行的方法。

        首先,選定一個特征明顯的瞬態(tài)視覺誘發(fā)電位波形,作為模板匹配的參考模板;然后,把實時提取誘發(fā)電位波形與參考模板做相關系數計算。若相關系數值大于設定的閾值時,就認為檢測到了的誘發(fā)電位,發(fā)出控制命令,使光標移向相應的刺激模塊,從而實現瞬態(tài)視覺誘發(fā)電位的識別。

        相關系數的計算公式如下:3.jpg

        假定模板的數據為y,可以先離線計算出公式(1)中含y項的值,存在ROM中,從而提高實時計算的速度。只需要1個乘加器IP核,調用芯片中的嵌入式乘法器,就可以實現分子和分母中的乘加運算,節(jié)省了器件的資源。用開根號IP核來實現開根號運算。

        FPGA運行速度快,內部程序并行運行,并且有DSP運算IP核和嵌入式乘法器,能夠快速準確地完成腦電處理算法,滿足信號處理的實時性要求。

        2 實驗結果

        采用本文方案構建的系統(tǒng)進行實驗。實驗通常為一組實驗,分別選擇不同的4個刺激模塊(包括全部目標的選擇)。在實驗中,受試者頭戴電極帽,眼睛距屏幕70 cm左右,控制光標移向所注視的目標。每次實驗時,4個刺激模塊完成一輪閃爍后,然后停頓幾秒,進行下一輪閃爍。4輪閃爍,即4個刺激模塊都能被選中后,自動停止閃爍。

        實驗中提取的瞬態(tài)視覺誘發(fā)電位波形如圖4所示。圖4(a)中,已經可以看到視覺誘發(fā)電位的雛形,但視覺誘發(fā)電位的特征不是十分明顯。圖4(b)中,用FIR濾波對誘發(fā)電位信號進一步處理,得到了特征比較明顯的視覺誘發(fā)電位。

        4.jpg

        的實驗結果如表1所示,受試者是5名健康男性。正確判斷時,在刺激模塊停止閃爍的同時,光標立刻移向受試者注視的模塊。

        5.jpg

        基于瞬態(tài)視覺誘發(fā)電位的腦機接口實驗表明,本文給出的基于FPGA的腦機接口的方案是可行的?;贔PGA的VGA視覺刺激器,刺激頻率十分穩(wěn)定,刺激界面易于接受,修改升級方便?;贔PGA的腦電信號處理算法,采用少量次累加平均結合FIR濾波來提取誘發(fā)電位,并通過模板匹配的方法加以識別,可以快速準確地把瞬態(tài)誘發(fā)電位信號轉換為控制命令,實現了實時的腦機接口系統(tǒng)。基于FPGA的腦機接口系統(tǒng),是一種新的方法,也是對腦機接口實現方法的有益探索。


        上一頁 1 2 下一頁

        評論


        相關推薦

        技術專區(qū)

        關閉