中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 基于ARM處理器S3C2440的VGA顯示技術(shù)

        基于ARM處理器S3C2440的VGA顯示技術(shù)

        作者: 時間:2012-02-09 來源:網(wǎng)絡(luò) 收藏

        在這里選擇分辨率為640x480、刷新頻率為60 Hz、16位彩色的顯示模式,并在此模式下完成對LCD控制器相關(guān)寄存器的配置。使LCD控制器輸出的時序邏輯能符合該模式下顯示的要求。在該模式下接口同步信號時序如圖4所示。

        本文引用地址:http://www.antipu.com.cn/article/190785.htm

        e.jpg


        下面根據(jù)圖4的VGA接口同步信號時序?qū)χ饕腖CD控制器中的控制寄存器進(jìn)行配置:
        1)LCDCON1寄存器
        CLKVAL:確定VCLK頻率的參數(shù)。公式為VCLK-HCLK/[(CLKVAL+1)x2]。在本設(shè)計中的HCLK=100 MHz,顯示屏需要VCLK=20MHz,故需設(shè)置CLKVAL=1。
        BPPMODE:確定BPP(每像素位散)。選擇BPPMODE=0xC,即選擇TFT 16位模式。
        2)LCDCON2寄存器
        VBPD:確定幀同步信號和幀數(shù)據(jù)傳輸前的時延,是幀數(shù)據(jù)傳輸前延遲時間和行同步時鐘間隔寬度的比值,參照圖4中的時間數(shù)據(jù)可知,VBPD=t3/t6=1.02 ms/31.77 μs=32。
        LINEVAL:確定顯示的垂直方向大小。公式:LINEVAL=YSIZE-1=479。
        VFPD:確定幀數(shù)據(jù)傳輸完成后到下一幀同步信號到來的一段延時,是幀數(shù)據(jù)傳輸后延遲時間和行同步時鐘間隔寬度的比值,參照圖4中的時間數(shù)據(jù)可知,VFPD=t5/t6=0.35 ms/31.77μs=11。
        VSPW:確定幀同步時鐘脈沖寬度,是幀同步信號時鐘寬度和行同步時鐘間隔寬度的比值。如圖4,VSPW=t2/t6=0.06 ms/31.77 μs=2。
        3)LCDCON3寄存器
        HBPD:確定行同步信號和行數(shù)據(jù)傳輸前的一段延時,描述行數(shù)據(jù)傳輸前延遲時間內(nèi)VCLK脈沖個數(shù),如圖4,VBPD=t7xVCLK=1.89 μsx25 MHz=47。
        HOZAL:確定顯示的水平方向尺寸。這里HOZAL=XSIZE-1=639。
        HFPD:確定行數(shù)據(jù)傳輸完成后到下一行同步信號到來的一段延遲時間,描述行數(shù)據(jù)傳輸后延遲時間內(nèi)VCLK脈沖個數(shù),如圖4,HFPD=t9xVC LK=0.94 μsx25 MHz=24。
        4)LCDCON4寄存器
        HSPW:確定行同步時鐘脈沖寬度。描述行同步脈沖寬度時間內(nèi)VCLK脈沖個數(shù),如圖4,HSPW=3.77 μsx25 MHz=94。
        5)LCDCON5寄存器
        BPP24BL:確定數(shù)據(jù)存儲格式。此處設(shè)置BPP24BL=0x0,即選擇小端模式存放。
        FRM565:確定16位數(shù)據(jù)輸出格式。設(shè)置FRM565=0x1,即選擇5:6:5的輸出格式。
        通過如上的方式設(shè)計VGA接口電路并相應(yīng)的設(shè)置LCD控制器寄存器,實現(xiàn)了LCD數(shù)字輸出與D/A轉(zhuǎn)換的無縫連接,不需要任何額外的驅(qū)動程序就可以將原來在LCD上輸出的圖像信息輸出到VGA顯示屏上。

        4 測試與結(jié)論
        本設(shè)計通過分析VGA接口時序與TFT LCD接口時序的相同點(diǎn),論證了用自帶的LCD controler來驅(qū)動VGA顯示器的可行性,時序的匹配是本設(shè)計成功最關(guān)鍵的地方,在滿足接口時序要求的前提下,用高速三路8位視頻D/A芯片將LCD接口的數(shù)字RGB信號轉(zhuǎn)換成VGA接口所需要的模擬信號。實驗證明,圖像信息通過VGA轉(zhuǎn)換電路,在顯示屏上顯示良好,無明顯抖動,滿足普通的顯示要求。由于主機(jī)采用嵌入式微,與傳統(tǒng)X86主機(jī)相比,大大降低了整機(jī)系統(tǒng)的成本。這種廉價、簡單的顯示方案可以廣泛應(yīng)用到各種對顯示效果要求不高但要求大尺寸屏幕的場合。


        上一頁 1 2 3 4 下一頁

        關(guān)鍵詞: S3C2440 ARM VGA 處理器

        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉