中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > PCB板電磁兼容設(shè)計關(guān)鍵良好的時鐘電路設(shè)計方案

        PCB板電磁兼容設(shè)計關(guān)鍵良好的時鐘電路設(shè)計方案

        作者: 時間:2012-06-12 來源:網(wǎng)絡(luò) 收藏

        2.2 時鐘頻率對輻射的影響

        假設(shè)有2個時鐘信號,幅度都為1 V,上升時間都為3.33 ns,重復(fù)頻率為30 MHz和90 MHz,根據(jù)上面的傅里葉變換可以得到2個時鐘信號的頻譜分布,如圖2和圖3所示。

        2.3 時鐘頻譜的比較

        從圖1可以看出,時鐘諧波干擾尤其是高次諧波干擾的強(qiáng)度會隨著上升和下降時間的降低而大大加強(qiáng),2 ns上升時問的時鐘的高次諧波比4 ns上升時間的對應(yīng)諧波高出1~2倍。

        當(dāng)上升下降時間相同時,周期T(或者基頻f)的高低對時鐘產(chǎn)生的高次諧波干擾的影響非常大,圖2和圖3分別是重復(fù)頻率30MHz和90MHz,上升時間都為3.33 ns,幅度為1 V的梯形時鐘波諧波干擾的大小。從圖中可以看出,2種時鐘在270 MHz的諧波干擾,90 MHz時鐘在270 MHz(3次諧波)的諧波干擾比30 MHz時鐘在270 MHz(9次諧波)的諧波干擾高出15 dB左右;再比較90 MHz時鐘在810 MHz(9次諧波)的諧波干擾比30MHz時鐘在810 MHz(27次諧波)的諧波干擾高出12 dB左右。

        因此在進(jìn)行時鐘系統(tǒng)設(shè)計時,在條件允許的情況下優(yōu)先選用較低的時鐘頻率,比如在設(shè)計以太網(wǎng)的PHY芯片時既有采用125 MHz外部時鐘的也有采用25 MHz外部時鐘的,如果在其他技術(shù)條件允許應(yīng)優(yōu)先選用外部時鐘為25 MHz的芯片,而且在各方面技術(shù)條件都滿足的情況下優(yōu)先選擇上升和下降時間比較長的時鐘或者時鐘驅(qū)動電路。

        3

        板上實(shí)現(xiàn)主要從下面的幾個方面來考慮:時鐘晶振及其驅(qū)動器的電源處理;在板上晶振及其驅(qū)動器的下面做局部的覆銅處理;時鐘信號線的布線;時鐘信號的端接和濾波等。

        3.1 電源設(shè)計

        當(dāng)的輸出同時發(fā)生狀態(tài)變換時,會對電源系統(tǒng)產(chǎn)生較大的瞬態(tài)電流,或灌電流,為了避免時鐘芯片對單板電源系統(tǒng)的沖擊,抑制單板電源的電磁干擾,就需要對時鐘電源部分進(jìn)行濾波和隔離設(shè)計。其設(shè)計原理圖如圖4所示。

        PCB板時鐘電路的電磁兼容設(shè)計

        3.2 鋪銅及布線設(shè)計

        晶體振蕩器內(nèi)部的電路會產(chǎn)生射頻電流,如果晶體是金屬外殼封裝的,直流電源腳是直流電壓參考和晶體內(nèi)部射頻電流回路參考的依據(jù)。不同的晶體(CMOS,TTL,ECL等)內(nèi)部產(chǎn)生的射頻電流對金屬外殼的輻射大小不同,如果晶體金屬外殼不與大的地平面連接,則不能將晶體金屬外殼上大的瞬態(tài)電流瀉放到地平面上。



        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉