中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > EDA/PCB > 設計應用 > CPLD的PLC背板總線協議接口芯片的設計方案

        CPLD的PLC背板總線協議接口芯片的設計方案

        作者: 時間:2012-06-29 來源:網絡 收藏

        3 基于 的協議芯片實現

        3.1 芯片選型。

        本設計選用lattice 公司的MachXO 系列芯片,該系列 集成了部分FPGA 的功能, 除了內置豐富的LUT 資源以外,還有大量分布式的SRAM 位和嵌入式的專用于FIFO 設計的SRAM 塊, 并有模擬鎖相環(huán)(PLL)支持時鐘信號的倍頻、分頻等,I/O引腳可配置成1.2/1.5/1.8/3.3V 電平兼容。

        3.2 基于Verilog HDL 語言的硬件程序設計

        本設計采用Verilog HDL 語言進行協議芯片的程序設計,Verilog HDL 語言是一種硬件描述語言,設計數字芯片時可以按照層次描述,并可以進行時序建模。本設計采用混合設計模式,主要設計的模塊有狀態(tài)機、協議幀檢測、FIFO 控制器設計等。

        1)狀態(tài)機設計。

        協議芯片的頂層模塊是狀態(tài)控制器部分,協議芯片共有四個狀態(tài), 分別處理基于Verilog HDL 程序語言的狀態(tài)機描述偽代碼如下:

        2)協議幀檢測。

        本協議芯片的幀校驗和采用簡單的加和形式進行,在接收一方,如果數據幀中有用數據的加和同后續(xù)的校驗和字節(jié)相同,則協議是正確的,否則丟棄該幀。協議幀校驗和計算的代碼如下:

        3)FIFO 設計。

        FIFO 利用了MachXO 系列CPLD 的嵌入式SRAM 塊的資源,Lattice 公司的ispLEVER 7.0 軟件提供了可配置的IP 軟核,該軟核可以采用基于嵌入式SRAM 塊實現, 也可以使用查找表實現,FIFO 的IP 核框圖如圖4 所示,FIFO 的可配置參數包括FIFO字節(jié)深度、EmptyFull、Almostempty 和AlmostFull觸發(fā)字節(jié)深度、數據寬度、大小端模式等。

        圖4 可配置FIFO 控制器IP 軟核框圖
        圖4 可配置FIFO 控制器IP 軟核框圖

        用Verilog HDL 語言實現的發(fā)送和接收FIFO控制器的實例代碼如下:

        3.3 協議芯片綜合

        Verilog HDL 程序通過Lattice 公司的CPLD 開發(fā)軟件ispLEVER 7.0 進行編譯、綜合,多次嘗試后最終選擇了Lattice 公司MachXO 系列CPLD 中的MachXO2280 芯片, 綜合后的主機協議芯片占用CPLD 資源的60%左右, 從機協議芯片占用CPLD資源的45%左右,FIFO 控制器充分利用了MachXO2280芯片內部的嵌入式RAM 塊, 同時利用了鎖相環(huán)實現高頻率的時鐘工作。最后通過LSC ispVM(R)System 燒寫軟件經JTAG 口下載到CPLD 芯片中進行協議芯片功能驗證測試。

        4 結語

        本文設計的芯片在串行總線時鐘頻率為25MHz、信號電平為LVTTL,底板引線長度為40cm,1 臺主機連接3 臺擴展模塊的情況下工作穩(wěn)定并通過了群脈沖試驗,驗證了這一組協議芯片的設計是成功的。由于該組協議芯片是針對 的周期性和非周期性數據傳送專門設計的,硬件實現的協議幀控制器支持高速率通信、支持數據幀檢驗功能,避免了數據傳送的錯誤,大大降低了外圍單片機的軟件開銷,增強了可靠性,是一組非常適合用于 總線或者需要多模塊協同工作的背板總線系統協議芯片。


        上一頁 1 2 下一頁

        關鍵詞: CPLD PLC 背板 總線協議

        評論


        相關推薦

        技術專區(qū)

        關閉