中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 基于FPGA的數(shù)字頻率合成器設(shè)計與實現(xiàn)

        基于FPGA的數(shù)字頻率合成器設(shè)計與實現(xiàn)

        作者: 時間:2012-07-09 來源:網(wǎng)絡(luò) 收藏

        2.2 存儲波形信號的ROM的設(shè)計
        本模塊ROM的設(shè)計,基于ALTERA公司的開放的IP核,自動生成,其存儲的正弦波波形文件,即初始化文件,通過C語言編寫,生成波形數(shù)據(jù)存儲到ROM中。由于采用的DAC器件為8位輸入,因此本文設(shè)計的ROM數(shù)據(jù)寬度為8,不過為了提高精度,存儲器深度選為1024。仿真電路如圖3所示。

        本文引用地址:http://www.antipu.com.cn/article/190153.htm

        b.JPG


        2.3 系統(tǒng)整體模塊及仿真圖
        本系統(tǒng)整體電路圖如圖4所示,包括累加器、32位的寄存器、存儲波形的ROM三部分組成。其中累加器進(jìn)行DDS相位調(diào)節(jié),輸出的結(jié)果,送入32位的D觸發(fā)器,產(chǎn)生讀取ROM的地址信號,由于受到ROM的限制,我們截取高10位作為讀取ROM的地址信號,產(chǎn)生穩(wěn)定的信號。輸入后續(xù)的ADC及濾波電路進(jìn)行處理,輸出穩(wěn)定的波形。仿真電路如圖5所示。該系統(tǒng)很好地實現(xiàn)了波形數(shù)據(jù)的讀取。

        c.JPG

        d.JPG



        3 結(jié)束語
        本文在開發(fā)平臺上,基于DDS工作原理,用VerilogHDL語言設(shè)計并實現(xiàn)了DDS直接頻率合成,經(jīng)過D/A轉(zhuǎn)化和外加濾波整形電路處理波形數(shù)據(jù),輸出頻率可調(diào)的正弦波??梢宰鳛樾盘栐词褂?。具有較好的實用價值。


        上一頁 1 2 下一頁

        關(guān)鍵詞: FPGA 數(shù)字頻率合成器

        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉