中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 基于FPGA的大屏幕LED點(diǎn)陣顯示系統(tǒng)設(shè)計

        基于FPGA的大屏幕LED點(diǎn)陣顯示系統(tǒng)設(shè)計

        作者: 時間:2012-09-10 來源:網(wǎng)絡(luò) 收藏

        二、接收卡控制系統(tǒng)單元模塊設(shè)計

        (一)時鐘控制模塊

        1. 行計數(shù)時鐘和掃描控制信號

        采用行掃描的,必須產(chǎn)生行掃描控制信號。如圖 2所示的row[4..0]是行掃描控制信號,用它接一個 2-4 譯碼器和四個 3-8 譯碼器來產(chǎn)生 32個行選信號,構(gòu)成 1/32 掃描方式的顯示屏。Hclk為行計數(shù)時鐘,也可以稱為行鎖存時鐘。


        圖2 行驅(qū)動模塊原理圖



        關(guān)鍵詞: FPGA LED 大屏幕 點(diǎn)陣顯示

        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉