中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > 基于IP核的FPGA 設(shè)計方法

        基于IP核的FPGA 設(shè)計方法

        作者: 時間:2012-11-01 來源:網(wǎng)絡(luò) 收藏

        實現(xiàn)的主要功能:

        (1) 指令與P IC16C57兼容。

        (2) 三個8位雙向IO 口。

        (3) 程序存儲器2K X 12 B IT。

        (4) 內(nèi)部RAM 共32個, 7個為特殊寄存器。

        (5) 二級子程序堆棧。

        (6) 未實現(xiàn)指令: POT ION、SLEEP、CLRWDT。

        (7) 單相時鐘。該軟核用VHDL 語言完成設(shè)計的輸入, 用EXPRESS 綜合工具進行綜合, 采用Xilinx 4000系列 實現(xiàn), 不包括ROM 約需2500邏輯門, 時鐘頻率5MHz, 即運行一條指令200ns。

        上述軟核在綜合、布局布線時, 只給予了簡單的時序約束, 當需要改用其它 實現(xiàn)時, 可用綜合工具重新綜合、布局布線, 一般不需改變時序約束文件就能達到上述性能, 因此當時鐘頻率不太高時,軟核的使用還是較為方便的。但當時鐘頻率較高時,雖然采用了與實現(xiàn)技術(shù)無關(guān)的可綜合軟核的思想,軟核的性能還是與使用者及其采用的實現(xiàn)技術(shù)緊密相關(guān), 要真正做到與實現(xiàn)技術(shù)無關(guān)是很困難的。此時軟核的使用者必須清楚其使用的復雜性, 最好能得到軟核提供者的技術(shù)支持, 許多軟核提供者都提供這方面的服務(wù)。

        4 總結(jié)

        隨著硅技術(shù)的發(fā)展, 集成電路芯片的硬件生產(chǎn)能力迅速提高, 幾年前、CPLD 的規(guī)模還在萬門左右, 現(xiàn)在ALTERA 公司已宣布將推出250萬門的CPLD。如此快的發(fā)展速度, 使集成電路設(shè)計能力嚴重不足, 只靠增加設(shè)計人員, 不從上改進, 提高設(shè)計的效率, 是不可能解決問題的。因此基于核的設(shè)計、設(shè)計重利用等技術(shù), 近年來在國外發(fā)展很快, 并成立了相應(yīng)的標準化組織, 如VSIA (Virtual Socket Interface Alliance) , 專門從事核或稱IP模塊的互連標準研究, 以使核的使用就象在印制板上使用集成電路塊一樣方便。一個片上系統(tǒng)的時代即將到來, 電子工程師應(yīng)跟上這個時代發(fā)展的潮流,正如以前電子管系統(tǒng)向晶體管系統(tǒng), 分離元件系統(tǒng)向集成電路系統(tǒng)發(fā)展一樣。

        fpga相關(guān)文章:fpga是什么



        上一頁 1 2 3 下一頁

        關(guān)鍵詞: FPGA IP核 設(shè)計方法

        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉