中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > EDA/PCB > 設(shè)計應(yīng)用 > Hummingbird加密算法的硬件架構(gòu)設(shè)計

        Hummingbird加密算法的硬件架構(gòu)設(shè)計

        作者: 時間:2013-08-06 來源:網(wǎng)絡(luò) 收藏

        1.3 塊加密過程
        采用4個相同的塊加密模塊,每個塊加密過程均是16 bit,密鑰為64 bit。其過程如圖2所示。塊加密過程中的S—Box如下表所示。當中的線性變換過程定義如下
        L(m)=m⊕(m×6)⊕(m×10) (1)

        本文引用地址:http://www.antipu.com.cn/article/189549.htm

        c.JPG



        2 算法的FPGA架構(gòu)實現(xiàn)
        由于是一種輕型,主要針對資源受限的平臺和應(yīng)用場合,因此,提出了一種資源使用較少的FPGA架構(gòu)。

        b.JPG


        首先,對于塊加密過程,用4個時鐘周期來完成4輪的塊加密,由于每輪加密過程的密鑰均不同,因此需要一個選擇器來選擇正確的密鑰,塊加密過程的FPGA架構(gòu)如圖3所示。

        d.JPG



        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉