中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 基于FPGA的FIR數(shù)字濾波器設(shè)計(jì)與實(shí)現(xiàn)

        基于FPGA的FIR數(shù)字濾波器設(shè)計(jì)與實(shí)現(xiàn)

        作者: 時間:2013-10-23 來源:網(wǎng)絡(luò) 收藏

        3.4 硬件
        一般是嵌入在采集器的采集板卡中進(jìn)行工作的,把由的Verilog源代碼生成的模塊嵌入到采集板卡的邏輯中,如圖11所示。在QuartusⅡ環(huán)境下,數(shù)字濾波器的內(nèi)部邏輯經(jīng)過編譯適配之后,以.sof文件的形式直接加載到中。

        本文引用地址:http://www.antipu.com.cn/article/189493.htm

        i.JPG



        4 數(shù)字濾波器的FPGA實(shí)時測試
        進(jìn)行實(shí)時測試的電路是應(yīng)用FPGA和USB的數(shù)據(jù)采集電路,如圖12所示。

        j.JPG


        測試時把信號發(fā)生器設(shè)置好的輸入信號輸入到A/D,采樣得到的數(shù)據(jù)經(jīng)過FPGA,再通過USB與PC機(jī)相連,應(yīng)用QuartusⅡ中的SignalTapⅡ工具進(jìn)行實(shí)時檢測,結(jié)果如圖13所示,其中,上面的波形為輸入波形,頻率為200 Hz,下面的波形為輸出波形,由于200 Hz在低通的帶通內(nèi),所以兩者的波形相差不大。當(dāng)輸入波形為頻率533 Hz時,由于是在截頻點(diǎn),其輸出波形的幅值約為輸入波形幅值的71%,如圖13和14所示。

        k.JPG

        l.JPG



        5 結(jié)語
        FIR數(shù)字濾波器在數(shù)字信號處理領(lǐng)域有著廣泛的使用,本文通過仿真和實(shí)時驗(yàn)證兩種方式了一種FPGA和DSP Builder的FIR數(shù)字濾波器。先根據(jù)FIR濾波器的基本原理和結(jié)構(gòu)框圖搭建了濾波器的模型,再根據(jù)濾波器的性能指標(biāo)通過FDATool工具對其進(jìn)行,并通過系統(tǒng)級仿真和ModelSim功能仿真進(jìn)行了簡要的可行性分析,最后通過QuartusⅡ軟件對FIR數(shù)字濾波器進(jìn)行實(shí)時驗(yàn)證,表明所的FIR濾波器功能正確,性能良好。

        電源濾波器相關(guān)文章:電源濾波器原理


        數(shù)字濾波器相關(guān)文章:數(shù)字濾波器原理

        上一頁 1 2 3 4 下一頁

        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉