中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > 模擬技術 > 設計應用 > 基于靜態(tài)CMOS和單相能量回收電路的乘法器電路設計

        基于靜態(tài)CMOS和單相能量回收電路的乘法器電路設計

        作者: 時間:2010-08-30 來源:網(wǎng)絡 收藏


        本文引用地址:http://www.antipu.com.cn/article/187816.htm

          為了能用基本的與非門、或非門和異或門電路實現(xiàn),上式可以通過邏輯運算變換為:

          

        公式


          實現(xiàn)電路時,將靜態(tài)電路(見圖3)構成的與非門、或非門和異或門的電源用圖4所示的電源時鐘電路代替即可。其中Clk+,Clk-分別接電路中PMOS和NMOS管的D極和S極。

          


          

        電源時鐘電路


          2.2 仿真結果

          在PSpice環(huán)境下,分別仿真了用靜態(tài)電路和回收電路構成的兩位電路(見圖5和圖6),圖中只顯示了輸出4位積的低2位P1P0,其中輸入信號A1A0,B1B0波形見圖6。其他參數(shù)如下:采用CMOS 1.2&mu;m技術,正弦波峰峰值為2.5 V,直流電壓VDD為2.5 V,并假設的輸出端接負載電容為O.1 fF。

        p2p機相關文章:p2p原理




        評論


        相關推薦

        技術專區(qū)

        關閉