中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > 模擬技術 > 設計應用 > ADF4157在數(shù)字預失真時鐘方案中的應用

        ADF4157在數(shù)字預失真時鐘方案中的應用

        作者: 時間:2011-02-23 來源:網(wǎng)絡 收藏

          在圖6中環(huán)路帶寬為200 kH z其他條件不變,24. 05 s的時候, 鎖相環(huán)基本達到鎖定。進一步證明環(huán)路帶寬越寬鎖定時間越快, 但其濾波效果更差。

        200 kH z時鎖定時間

        圖6 200 kH z時鎖定時間。

          2. 3. 3 輸出頻譜圖

          采用此本振頻率方案, 系統(tǒng)整體性能也較為理想, PLL頻率合成器產(chǎn)生的本振頻率經(jīng)過頻譜分析儀測試頻率合成器輸出信號, 輸出信號頻率為2 482. 44 MH z, 信號功率為- 2. 5 dBm左右, 在40MH z的窄帶范圍內(nèi)沒有明顯的雜散存在,滿足預失真系統(tǒng)上下變頻本振信號頻率要求, 經(jīng)過調(diào)試匹配等優(yōu)化措施輸出頻譜圖如圖7。

        ADF4157輸出頻譜圖


        圖7 輸出頻譜圖

          2. 3. 4 板實物圖:

          我們采用C adenceA llegro PCB Ed itor15. 5繪制出整個方案的PCB 圖, 時鐘板為4層板, 頂層和底層是信號層, 中間兩層是地層和電源層, 鑒于時鐘線的布線要求, 時鐘線應盡量短而粗, 采用差分走線, 保證信號完整性。經(jīng)過合理布局, 繪制的PCB電路圖如圖8。

        時鐘方案實際PCB圖

        圖8 時鐘方案實際PCB圖。

          3 結(jié)束語

          鎖相式頻率合成器是現(xiàn)代在應用最廣泛的一種頻率合成器, 而分數(shù)數(shù)字鎖相頻率合成技術作為一種很有前途的鎖相頻率合成技術, 備受大家的關注, 本文介紹了基于FNPLL的ADF4157系統(tǒng)本振頻率以及相應的時鐘方案設計, 確保預失真系統(tǒng)信號質(zhì)量。ADF4157具有低的相位噪聲, 更高的頻率分辨率, 快速鎖定, 在參考輸入頻率不變情況下, 比一般單環(huán)NPLL具有更小的步進變化等特點, 對今后的設計類似功能的頻率合成器具有很高的參考價值。


        上一頁 1 2 3 下一頁

        評論


        相關推薦

        技術專區(qū)

        關閉