中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > 模擬技術(shù) > 設(shè)計應(yīng)用 > 平面磁集成EMI濾波器的等效并聯(lián)電容分析

        平面磁集成EMI濾波器的等效并聯(lián)電容分析

        作者: 時間:2013-01-22 來源:網(wǎng)絡(luò) 收藏

        3.jpg

        若令Gg=4Ce,Z12=1/Y12=jωL,這時電感將成為一個理想電感,繞組間的寄生耦合電容將減為零,可達到我們所期望的目標。附加電容Cg可以通過外加電容來實現(xiàn),也可以利用繞組與地之間的寄生電容來實現(xiàn)。

        4.jpg

        對于平面L-C結(jié)構(gòu),為得到期望的Gg,可在兩繞組間加入地層,其平面結(jié)構(gòu)如圖16所示。設(shè)計時可采用:PlanaE43/10/28-3F和PLT43/28/4-3F3,繞組采用兩層,每層3匝。繞組寬度為2mm,絕緣層厚度為0.07 mm。其等效電路如圖17所示,若忽略繞組損耗和磁芯損耗,其中的L1、Cp1、Rp1t和Rs1分別為電感器第一半的電感和寄生參數(shù);L2、Cp2、Rp2和Rs2分別為電感器另一半的參數(shù);L3和Rs3為地層電感和電阻。忽略地層電阻時,其簡化電路如圖18所示。且有:

        5.jpg

        1.jpg

        如果能滿足Cg=4Ce,那么,線圈繞組間的寄生電容就可以減少至零。

        4 仿真驗證

        為了驗證插入導電層是否能改善的高頻性能,同時為了驗證Ce與Cg的關(guān)系,可尋找理想的嵌入導電層長Xo之后以X為變量,得出的仿真結(jié)果如圖19所示,然后再建立差模與共模仿真電路,并根據(jù)表1改變電容值Ce與Cg,所得出的差模插入損耗仿真結(jié)果如圖20所示,而其共模插入損耗仿真結(jié)果如圖21所示,圖22為其共模插入損耗的仿真電路。

        2.jpg

        3.jpg

        4.jpg

        5.jpg

        根據(jù)仿真結(jié)果可以看出,隨著X不斷增大,諧振點頻率不斷增大,在X=24.89 mm時,差模插入損耗表示出理想的狀態(tài)。這時恰好Cg=4Ce。

        5 結(jié)束語

        仿真結(jié)果表明,嵌入導電層的可以去除EPC的影響,而且高頻性能良好。的插入損耗在30 MHz以上都能達到-60 dB,并且有進一步減小的趨勢。

        DIY機械鍵盤相關(guān)社區(qū):機械鍵盤DIY


        EMC相關(guān)文章:EMC是什么意思



        上一頁 1 2 下一頁

        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉