中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > 電源與新能源 > 設計應用 > 印刷電路板(PCB)的電磁兼容設計

        印刷電路板(PCB)的電磁兼容設計

        作者: 時間:2009-07-16 來源:網(wǎng)絡 收藏

          印刷線路板的過孔大約引起0.5pF的電容。一個集成電路本身的封裝材料引入2~6pF電容。一個線路板上的接插件,有520nH的分布電感。一個雙列直插的24引腳集成電路插座,引入4~18nH的分布電感。

          這些小的分布參數(shù)對于運行在較低頻率下的微控制器系統(tǒng)是可以忽略不計的;而對于高速系統(tǒng)必須予以特別注意。

          下面便是避免布線分布參數(shù)影響而應該遵循的一般要求:

          (1)增大走線的間距以減少電容耦合的串擾;

          (2)平行地布電源線和地線以使電容達到最佳;

          (3)將敏感的高頻線布在遠離高噪聲電源線的地方以減少相互之間的耦合;

          (4)加寬電源線和地線以減少電源線和地線的阻抗。

          3.2分割:

          分割是指用物理上的分割來減少不同類型線之間的耦合,尤其是通過電源線和地線的耦合。

          圖2給出了用分割技術將4個不同類型的電路分割開的例子。在地線面,非金屬的溝用來隔離四個地線面。L和C作為板子上的每一部分的過濾器,減少不同電路電源面間的耦合。高速數(shù)字電路由于其更高的瞬時功率需求而要求放在靠近電源入口處。接口電路可能會需要抗靜電放電(ESD)和暫態(tài)抑制的器件或電路來提高其電磁抗擾性,應獨立分割區(qū)域。對于L和C來說,最好不同分割區(qū)域使用各自的L和C,而不是用一個大的L和C,因為這樣它便可以為不同的電路提供不同的濾波特性。

          圖2:地線分割

          3.3基準面的射頻電流抑制:

          不管是對多層PCB的基準接地層還是單層PCB的地線,電流的路徑總是從負載回到電源。返回通路的阻抗越低,PCB的性能越好。由于流動在負載和電源之間的射頻電流的影響,長的返回通路將在彼此之間產(chǎn)生射頻耦合,因此返回通路應當盡可能的短,環(huán)路區(qū)域應當盡可能的校

          3.4布線分離:

          布線分離的作用是將PCB同一層內(nèi)相鄰線路之間的串擾和噪聲耦合最小化。

          所有的信號(時鐘,視頻,音頻,復位等等)在線與線。邊沿到邊沿間應在空間上遠離。為了進一步的減小電磁耦合,將基準地布放在關鍵信號附近或之間以隔離其他信號線上產(chǎn)生的或信號線相互之間產(chǎn)生的耦合噪聲。

          3.5電源線

          根據(jù)印制線路板電流的大小,盡量加粗電源線寬度,減少環(huán)路電阻。同時。使電源線。地線的走向和數(shù)據(jù)傳遞的方向一致,這樣有助于增強抗噪聲能力。

          3.6抑制反射干擾與終端匹配:

          圖3:常用終端匹配方法

          圖4:時鐘信號的匹配

          為了抑制出現(xiàn)在印制線終端的反射干擾,除了特殊需要之外,應盡可能縮短印制線的長度和采用慢速電路。必要時可加終端匹配。終端匹配方法比較多,常見終端匹配方法見圖3所示。根據(jù)經(jīng)驗,對一般速度較快的TTL電路,其印制線條長于10cm以上時就應采用終端匹配措施。匹配電阻的阻值應根據(jù)集成電路的輸出驅動電流及吸收電流的最大值來決定。時鐘信號較多采用串聯(lián)匹配,見圖4所示。

          3.7保護與分流線路:

          在時鐘電路中,局部去耦電容對于減少沿著電源干線的噪聲傳播有著非常重要的作用。但是時鐘線同樣需要保護以免受其他電磁干擾源的干擾,否則,受擾時鐘信號將在電路的其他地方引起問題。

          設置分流和保護線路是對關鍵信號(比如:對在一個充滿噪聲的環(huán)境中的系統(tǒng)時鐘信號)進行隔離和保護的非常有效的方法。PCB內(nèi)的分流或者保護線路是沿著關鍵信號的線路兩邊布放隔離保護線。保護線路不僅隔離了由其他信號線上產(chǎn)生的耦合磁通,而且也將關鍵信號從與其他信號線的耦合中隔離開來。

          分流線路和保護線路之間的不同之處在于分流線路不必兩端端接(與地連接),但是保護線路的兩端都必須連接到地。為了進一步的減少耦合,多層PCB中的保護線路可以每隔一段就加上到地的通路。

          3.8局部電源和IC間的去耦:

          在直流電源回路中,負載的變化會引起電源噪聲。例如在數(shù)字電路中,當電路從一個狀態(tài)轉換為另一種狀態(tài)時,就會在電源線上產(chǎn)生一個很大的尖峰電流,形成瞬變的噪聲電壓。局部去耦能夠減少沿著電源干線的噪聲傳播。連接著電源輸入口與PCB之間的大容量旁路電容起著一個低頻騷擾濾波器的作用,同時作為一個電能貯存器以滿足突發(fā)的功率需求。此外,在每個IC的電源和地之間都應當有去耦電容,這些去耦電容應該盡可能的接近IC引腳,這將有助于濾除IC的開關噪聲。

          配置去耦電容可以抑制因負載變化而產(chǎn)生的噪聲,是印制線路板的可靠性的一種常規(guī)做法,配置原則如下:

          (1)電源輸入端跨接10~100μF的電解電容器。如有可能,接100μF以上的更好。

          (2)原則上每個集成電路芯片都應布置一個0.01μF的瓷片電容,如遇印制板空隙不夠,可每4~8個芯片布置一個1~10μF的鉭電容。這種器件的高頻阻抗特別小,在500kHz~20MHz范圍內(nèi)阻抗小于1Ω,而且漏電流很小(0.5μA以下)。最好不用電解電容,電解電容是兩層溥膜卷起來的,這種結構在高頻時表現(xiàn)為電感。

          (3)對于抗噪能力弱。關斷時電源變化大的器件,如RAM.ROM存儲器件,應在芯片的電源線和地線之間直接接入高頻退耦電容。

          (4)電容引線不能太長,尤其是高頻旁路電容不能有引線。

          去耦電容值的選取并不嚴格,可按C=1/f計算:即10MHz取0.1μF。對微控制器構成的系統(tǒng),取0.1~0.01μF之間都可以。好的高頻去耦電容可以去除高到1GHz的高頻成份。陶瓷片電容或多層陶瓷電容的高頻特性較好。

          此外,還應注意以下兩點:

          (1)在印制板中有接觸器。繼電器。按鈕等元件時.操作它們時均會產(chǎn)生較大火花放電,必須采用RC吸收電路來吸收放電電流。一般R取1~2kΩ,C取2.2~4.7μF。

          (2) CMOS的輸入阻抗很高,且易受感應,因此在使用時對不用端要通過電阻接地或接正電源。

          圖5:拐角

          3.9布線技術:

          3.9.1過孔

          過孔一般被使用在多層印制線路板中。當是高速信號時,過孔產(chǎn)生1到4nH的電感和0.3到0.5pF的電容。因此,當鋪設高速信號通道時,過孔應該被保持絕對的最少。對于高速的并行線(如地址和數(shù)據(jù)線),如果層的改變是不可避免,應該確保每根信號線的過孔數(shù)一樣。

          3.9.2 45度角的路徑

          圖6:短截線

          與過孔相似,直角的轉彎路徑應該被避免,因為它在內(nèi)部的邊緣能產(chǎn)生集中的電常該場能耦合較強噪聲到相鄰路徑,因此,當轉動路徑時全部的直角路徑應該采用45度。圖5是45度路徑的一般規(guī)則。

          3.9.3短截線

          如圖6所示短截線會產(chǎn)生反射,同時也潛在增加輻射天線的可能。雖然短截線長度可能不是任何系統(tǒng)已知信號波長的四分之一整數(shù),但是附帶的輻射可能在短截線上產(chǎn)生振蕩。因此,避免在傳送高頻率和敏感的信號路徑上使用短截線。

          3.9.4樹型信號線排列

          雖然樹型排列適用于多個PCB印制線路板的地線連接,但它帶有能產(chǎn)生多個短截線的信號路徑。因此,應該避免用樹型排列高速和敏感的信號線。



        評論


        相關推薦

        技術專區(qū)

        關閉