中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁(yè) > 電源與新能源 > 設(shè)計(jì)應(yīng)用 > 新型BiCMOS帶隙基準(zhǔn)電路的設(shè)計(jì)

        新型BiCMOS帶隙基準(zhǔn)電路的設(shè)計(jì)

        作者: 時(shí)間:2010-11-07 來(lái)源:網(wǎng)絡(luò) 收藏

        本文引用地址:http://www.antipu.com.cn/article/180291.htm

          

        電源抑制比

          

          3 結(jié)語(yǔ)

          帶隙電壓作為模擬中的重要模塊對(duì)A/D采集精度、電源管理芯片的性能都有重要影響。本文了一種高精度、高電源抑制比、低電壓的帶隙,并且實(shí)現(xiàn)了對(duì)電壓的外部修調(diào)。結(jié)果表明:電路在3.3 V電源電壓,-40~+125℃下能提供穩(wěn)定的0.5 V基準(zhǔn)電壓輸出,溫漂15 ppm,低頻時(shí)電源抑制比-103 dB,達(dá)到了要求。

        DIY機(jī)械鍵盤相關(guān)社區(qū):機(jī)械鍵盤DIY



        上一頁(yè) 1 2 3 4 下一頁(yè)

        評(píng)論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉