中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > 電源與新能源 > 設(shè)計應(yīng)用 > 數(shù)字控制DC/DC變換器中ADC的設(shè)計

        數(shù)字控制DC/DC變換器中ADC的設(shè)計

        作者: 時間:2011-08-22 來源:網(wǎng)絡(luò) 收藏

        3.2 差分延遲線A建模
        設(shè)延遲鏈中的延遲單元個數(shù)為N,延遲時間td是VDD的函數(shù):td=td(VDD),則有
        f.JPG
        即轉(zhuǎn)換時間Tc是分辨率Vq,延遲時間td以及延遲函數(shù)的斜率的函數(shù)。
        圖6為0.13μm CMOS工藝下單個延遲單元與VDD的關(guān)系曲線。

        本文引用地址:http://www.antipu.com.cn/article/178716.htm

        g.JPG



        4 方法和仿真結(jié)果
        延遲單元對精度要求較高,采用全定制,而譯碼電路對精度要求較低,采用基于標(biāo)準(zhǔn)庫單元,整體電路使用Hsim進行數(shù)?;旌戏抡?。

        h.JPG


        設(shè)計時,基準(zhǔn)電壓為1.5V,工作頻率是1.5MHz,輸入電壓從0.7~1.5V線性上升,輸出為譯碼后的結(jié)果,即6位信號e。Vsense每增加或減少12.5mV,e增加或減少“1”,但e的最大值是63。圖7為0.13μm CMOS工藝下差分延遲線A的輸入輸出曲線,可以看出,差分延遲線A的輸出沒有明顯偏移,零輸入對應(yīng)零輸出,線性度良好。

        5 結(jié)束語
        本文在分析了應(yīng)用于DC/DC中的的特點的基礎(chǔ)上,研究了差分延遲線的建模和實現(xiàn)。該差分延遲線電路結(jié)構(gòu)簡單,不需要外部電路產(chǎn)生信號,可抵消部分工藝偏差。該ADC轉(zhuǎn)換速率很快,功耗低,適合應(yīng)用在高頻DC/DC中。

        p2p機相關(guān)文章:p2p原理



        上一頁 1 2 3 下一頁

        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉