中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > 電源與新能源 > 設(shè)計應(yīng)用 > 借助差分接口改善射頻收發(fā)器設(shè)計性能

        借助差分接口改善射頻收發(fā)器設(shè)計性能

        作者: 時間:2011-09-28 來源:網(wǎng)絡(luò) 收藏


        圖3.超外差式接收機(jī)框圖(僅顯示一個通道)

        本文引用地址:http://www.antipu.com.cn/article/178563.htm

        image003.jpg
        使用140MHz 中頻和20MHz帶寬,因此器件連接時可采用交流耦合。
        AD5356在200 Ω負(fù)載下具有最佳,而AD8376的輸入阻抗為150 Ω。因此,為了抑制混頻器輸出雜散并提供良好的阻抗匹配,LC濾波器必須具有200 Ω的輸入阻抗和150 Ω的輸出阻抗。在某些應(yīng)用中,需要通過過渡帶極窄濾波器抑制頻帶外信號,可使用SAW濾波器來實現(xiàn),但這會給接收機(jī)信號鏈引入過大的損耗和群延遲。四階帶通巴特沃茲濾波器可適合許多無線接收機(jī),因為前端RF濾波器可以為帶外干擾提供足夠的衰減。
        表3. ADL5356和AD8376和增益參數(shù)
        BB3.jpg
        AD8376的電流輸出型電路具有高輸出阻抗,因此其差分輸出需要接150 Ω電阻實現(xiàn)電壓輸出。另一個差分濾波器放置在AD8376和ADC之間,用于衰減二階和三階諧波失真成分,因此該150 Ω負(fù)載可以被分成兩部分。首先將300 Ω電阻安裝于AD8376的輸出端。另一個300 Ω電阻由兩個165 Ω電阻和ADC的3 kΩ輸入阻抗構(gòu)成。兩個165 Ω電阻同時為ADC輸入提供直流共模電壓。LC濾波器的輸入和輸出阻抗均為300 Ω。對于高中頻應(yīng)用,信號源和負(fù)載的阻抗的完美匹配是非常重要的。完整如圖4所示。

        圖4.超外差式接收機(jī)框圖和濾波器仿真結(jié)果

        image004.jpg
        此接收機(jī)中,混頻器之前放置一個20 dB LNA。混頻器之后的濾波器具有2 dB插入損耗;AD8376與ADC之間的濾波器具有1.2 dB插入損耗。AD8376增益設(shè)置為14 dB,以便提供足夠的余量來應(yīng)對溫度變化。接收機(jī)的總體增益為:
        20 dB + 8.2 dB – 2 dB + 14 dB – 1.2 dB = 39 dB.
        為將ADC輸入電壓限制在2 V p-p以下,傳輸?shù)?50 Ω電阻(300 Ω || (165 Ω × 2) || 3 k Ω)的功率應(yīng)小于5.2 dBm。因此對于單音信號,接收機(jī)最大輸入功率為–33.8 dBm。如果輸入信號是10 dB PAR調(diào)制信號,使用此增益設(shè)置的最大輸入信號為–40.8 dBm。
        發(fā)射機(jī)接口和增益計算
        對于發(fā)射通道,ZIF和超外差式架構(gòu)具有相似的接口特性,均需要在TxDAC®與調(diào)制器間執(zhí)行直流耦合。大多數(shù)調(diào)制器的中頻輸入電路需要外部提供直流偏置;TxDAC輸出可為直流耦合模式下的調(diào)制器提供直流偏置。大多數(shù)高速DAC是電流輸出架構(gòu),因此需要外輸出電阻才能為調(diào)制器產(chǎn)生輸入電壓。
        圖5顯示了超外差式或ZIF發(fā)射機(jī),該器件采用以下元件:TxDACAD9122、低通濾波器、正交調(diào)制器ADL537x、另一個RF濾波器、頻率合成器ADF4350、數(shù)字控制VGAADL5243、功率放大器、用于控制功率放大器(PA)柵極電壓的DACAD562x.
        圖5.發(fā)射機(jī)框圖

        image005.jpg
        對于AD9122,滿量程輸出電流可設(shè)置在8.66 mA與31.66 mA之間。對于大于20 mA的滿量程電流,無雜散動態(tài)范圍(SFDR)會變差,但DAC的輸出功率和ACPR也隨著滿量程電流降低而減小。適當(dāng)折衷的方案是將20 mA交流電流疊加于10 mA直流電平上,得到0 mA至20 mA的電流輸出。
        表4.AD9122和ADL5372接口和增益參數(shù)
        BB4.jpg

        ADL5372的輸入電路需要0.5 V共模電壓,由流經(jīng)50 Ω電阻的10 mA直流電流提供。0 mA至20 mA交流電流由兩個50 Ω電阻和一個100 Ω電阻共享。因此調(diào)制器輸入的交流電壓為20 mA × ((50 × 2) || 100) = 1 V p-p。TxDAC與調(diào)制器之間的濾波器用于去除高頻雜散和諧波成分。濾波器的輸入和輸出阻抗為100 Ω。完整接口如圖6所示。

        圖6.直流耦合發(fā)射機(jī)IF接口框圖和濾波器仿真結(jié)果

        image006.jpg
        采用50 Ω輸出時,ADL5372的電壓轉(zhuǎn)換增益為0.2 dBm。使用13 dB PAR調(diào)制器信號時,平均功率必須至少減小15 dB,以便適應(yīng)Tx數(shù)字預(yù)失真過程。ADL5372具有1 V p-p單音輸入時,平均調(diào)制器輸出功率為7.1 dBm – 2.9 dB = 4.2 dBm。如果考慮低通濾波器的2.2 dB插入損耗,平均輸出功率為4.2 dBm – 2.2 dB = 2 dBm。這種狀態(tài)下,調(diào)制器輸出端平均輸出功率為-10dBm。
        為了保證發(fā)射鏈路提供11 dBm平均發(fā)射功率,Tx信號鏈內(nèi)后端需要具有26 dBm 的P-1dB的PA驅(qū)動器。如果需要2 dB插入損耗的RF濾波器以抑制LO饋通和調(diào)制器邊帶輸出,那么增益模塊和PA驅(qū)動器必須提供23 dB的總增益。針對此應(yīng)用,建議使用具有集成式增益模塊、數(shù)字控制衰減器和PA驅(qū)動器的VGA ADL5243。
        結(jié)束語
        本文介紹了ZIF和超外差式接收機(jī)解調(diào)器、IF VGA、混頻器和ADC模擬端口差分設(shè)計,以及TxDAC與FMOD之間的發(fā)射機(jī)差分接口,其中均使用ADI器件作為信號鏈有源部分。另外還提供了設(shè)計用于這些電路的應(yīng)用濾波器的增益計算和仿真結(jié)果。本振差分接口設(shè)計以及其他相關(guān)設(shè)計詳情請參閱以下參考文獻(xiàn)。
        參考文獻(xiàn)
        Circuit Note CN-0018, Interfacing the ADL5372 I/Q Modulator to the AD9779A Dual-Channel, 1 GSPS High-Speed DAC.
        Circuit Note CN-0134, Broadband Low Error Vector Magnitude (EVM) Direct Conversion Transmitter.
        Calvo, Carlos. “The differential-signal advantage for communications system design.” EE Times.



        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉