中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 關(guān) 閉

        新聞中心

        EEPW首頁 > 工控自動(dòng)化 > 設(shè)計(jì)應(yīng)用 > 賽靈思System Generator中的時(shí)間參數(shù)

        賽靈思System Generator中的時(shí)間參數(shù)

        作者: 時(shí)間:2011-11-22 來源:網(wǎng)絡(luò) 收藏
        控制

        本文引用地址:http://www.antipu.com.cn/article/161393.htm

          第一個(gè)控制是模擬單位TSim。該無須在設(shè)計(jì)中明確地輸入。該參數(shù)代表的是對 Simulink模擬中基礎(chǔ)單位的隱含假設(shè)。因此,其僅對模擬有所影響。在Simulink以及 環(huán)境中,模擬單位通常被假定為1s。例如, Wavescope模塊的顯示就使用這個(gè)慣例。不過正如在下面所見到的,TSim也可以滿足需要的其它任何時(shí)間單位。

        時(shí)間單位

          隨后還需要在 中以納秒為單位設(shè)置FPGA時(shí)鐘周期TCLK參數(shù)。該參數(shù)代表的是主系統(tǒng)時(shí)鐘輸入到FPGA的周期,而所有其它時(shí)鐘和時(shí)鐘啟動(dòng)均由此導(dǎo)出。因此,其設(shè)置只會(huì)影響硬件實(shí)施。例如,對于廣受青睞的賽靈思Spartan-3E入門套件,F(xiàn)PGA時(shí)鐘周期為20ns(50MHz)。

          而Simulink系統(tǒng)周期Psys則代表著Simulink模擬和硬件實(shí)施之間的全局連接。設(shè)計(jì)人員必須設(shè)定這個(gè)參數(shù),因?yàn)樗赟ystem Generator中影響Simulink模擬和硬件實(shí)施。在模擬過程中,該值決定了相對于模擬時(shí)間單位而言,對模型的System Generator模塊調(diào)用、但卻不必要地進(jìn)行更新的頻度。對于硬件實(shí)施,該參數(shù)規(guī)定了相對于控制器采樣率的超頻量。與System Generator的文檔不同,將Simulink的系統(tǒng)周期定義為無單位量,即FPGA時(shí)鐘周期與假定的模擬時(shí)間單位之比:

        FPGA時(shí)鐘周期與假定的模擬時(shí)間單位之比

          這樣就可以假定前面提及的任意模擬時(shí)間單位。

        任意模擬時(shí)間

         對于設(shè)計(jì)中System Generator部分的某個(gè)具體信號的采樣周期Psam,既可進(jìn)行明確設(shè)置(如在 Gateway-In單元中),也可從Up Sample或者Down Sample等采樣率調(diào)整模塊中獲得。在進(jìn)行明確設(shè)置時(shí),需要輸入以假定的時(shí)間單位為單位的具體數(shù)值。其設(shè)置對Simulink模擬和硬件實(shí)施都有影響。在模擬過程中,該數(shù)值決定了在模塊真正可以改變狀態(tài)之前必須調(diào)用該模塊的次數(shù)。同樣,在硬件實(shí)施中,該數(shù)值代表著時(shí)鐘邏輯啟用后的時(shí)鐘周期的數(shù)量。由于在 System Generator設(shè)計(jì)中,所有的時(shí)鐘啟用信號都源自主FPGA的時(shí)鐘輸入,因此每個(gè)啟用周期必須是FPGA時(shí)鐘周期的整數(shù)倍。



        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉