中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 關 閉

        新聞中心

        EEPW首頁 > 工控自動化 > 設計應用 > 可編程邏輯技術在數字信號處理系統(tǒng)中的應用

        可編程邏輯技術在數字信號處理系統(tǒng)中的應用

        作者: 時間:2012-04-09 來源:網絡 收藏

          在上面的VHDL描述中,ADDER4B是一個4位二進制加法器,其VHDL描述是:

          LIBRARY IEEE;

          USE IEEE.STD_LOGIC_1164.ALL;

          USE IEEE.STD_LOGIC_UNSIGNED.ALL;

          ENTITY ADDER4B IS

          PORT (CIN4 :IN STD_LOGIC;

          A4 :IN STD_LOGIC_VECTOR(3 DOWNTO 0);

          B4:IN STD_LOGIC_VECTOR(3 DOWNTO 0);

          S4:OUT STD_LOGIC_VECTOR(3 DOWNTO 0);

          COUT4:OUT STD_LOGIC;

          EAND ADDER4B;

          ARCHITEC_TURE behav OF ADDER4B IS

          SIGNAL SINT :STD_LOGIC_VECTOR(4 DOWNTO 0);

          SIGNAL AA,BB:STD_LOGIC_VECTOR(4 DOWNTO 0);

          BEGIN

          AA=‘0’A4;

          BB=‘0’B4;

          SINT=AA+BB+CIN4;

          S4=SINT(3 DOWNTO 0);

          COUT4=SINT(4);

          END behav;

          4 結束語

          本文采用基于EDA的自上而下的系統(tǒng)設計方法,其設計流程如圖2所示。該乘法器的最大優(yōu)點是節(jié)省芯片資源,其運算速度取決于輸入的時鐘頻率。如若時鐘頻率為100MHz,則每個運算周期僅需80ns,因而具有一定的實用價值。



        上一頁 1 2 下一頁

        評論


        相關推薦

        技術專區(qū)

        關閉