中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > 手機與無線通信 > 設計應用 > 基于ISL5416的GPS/BD-2接收機DDC設計與實現

        基于ISL5416的GPS/BD-2接收機DDC設計與實現

        作者: 時間:2011-03-16 來源:網絡 收藏



        3 性能測試
        本系統采用AD6645高速ADC采集數據,并將數據輸入。通過XILINX公司的XC5VLX110,百萬門級的FPGA接收下變頻后數據。調試時,通過FPGA調試工具軟件ChipScope抓取FPGA內ADC數據及輸出的I、Q兩路數據。FPGA內的輸出I、Q數據如圖7所示。由圖可見,正確地輸出了正交的I、Q兩路信號。


        采用安捷倫信號發(fā)生器33250A產生67.52 MHz單頻正弦信號,在ADC采樣率為80 MHz時,采樣得到信號頻譜如圖8所示。信號經ISL5416下變頻之后得到I、Q兩路數據,I、Q兩路數據合成的復信號頻譜如圖9所示。


        從以上兩圖可以看出,67.52 MHz單頻正弦經80 MHz采樣,ISL5416按上文所述的配置工作,頻譜搬移67.42 MHz,輸出正交的I、Q兩路信號,I、Q兩路信號的頻率為100 kHz,了頻譜的搬移,阻帶抑制符合要求,ISL5416正常工作,數字下變頻。

        4 結 論
        本文根據工程項目需求,結合4通道專用芯片可靈活配置的特性,合理,將中ADC采樣后的多載波中頻信號,通過DDC通道下變頻得到的I、Q數字基帶數據,以便后續(xù)的陣列信號處理及抗干擾算法研究。最終,使用8片DDC芯片ISL5416,了16陣元GP-S/的DDC。由于此類陣元數多,各通道結構一致,采用專用DDC芯片節(jié)約成本,也避免了采用FPGADDC時的重復設計。為軟件無線電在16陣元接收機的實現提供了解決方案,并具有較強的商用價值。


        上一頁 1 2 3 下一頁

        評論


        相關推薦

        技術專區(qū)

        關閉