中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁(yè) > 手機(jī)與無(wú)線通信 > 設(shè)計(jì)應(yīng)用 > CPCI數(shù)據(jù)總線接口的設(shè)計(jì)與實(shí)現(xiàn)

        CPCI數(shù)據(jù)總線接口的設(shè)計(jì)與實(shí)現(xiàn)

        作者: 時(shí)間:2011-07-13 來(lái)源:網(wǎng)絡(luò) 收藏

        FPGA內(nèi)部邏輯要本地端控制模塊,局部的狀態(tài)控制,同時(shí)產(chǎn)生片內(nèi)的讀寫(xiě)時(shí)序及地址信號(hào)以支持突發(fā)傳輸和單周期傳輸,因此使用Verilog HDL語(yǔ)言中的狀態(tài)機(jī)來(lái)完成上述功能。其狀態(tài)轉(zhuǎn)換,如圖4所示。

        本文引用地址:http://www.antipu.com.cn/article/156072.htm

        e.JPG



        5 測(cè)試結(jié)果
        利用SingnalTap采集到的單周期時(shí)序傳輸圖,如圖5所示。

        a.JPG



        6 結(jié)束語(yǔ)
        以PCI9054為核心介紹了板卡與嵌入式CPU板卡之間高速通信系統(tǒng)的軟硬件。PCI9054因其靈活和方便的功能,使操作者只需關(guān)心LOCAL BUS電路的時(shí)序,并且利用其傳輸速率高的特性,可以幫助一些對(duì)實(shí)時(shí)性要求較高的系統(tǒng)解決其傳輸的問(wèn)題。


        上一頁(yè) 1 2 3 下一頁(yè)

        評(píng)論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉