中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        高速并行RS解碼器

        作者: 時(shí)間:2010-10-13 來(lái)源:網(wǎng)絡(luò) 收藏

        本文引用地址:http://www.antipu.com.cn/article/151432.htm

          3.3 改進(jìn)的流水線結(jié)構(gòu)

          圖4給出了傳統(tǒng)和改進(jìn)的流水線結(jié)構(gòu)對(duì)比。傳統(tǒng)的流水線結(jié)構(gòu)各模塊處理周期差距很大,約達(dá)8:1比例,造成周期極大浪費(fèi)。改進(jìn)的流水線結(jié)構(gòu)則采用時(shí)分復(fù)用,可在相應(yīng)的處理周期不變的情況下可將處理的數(shù)據(jù)率提高到原數(shù)據(jù)率的8倍。

          

        傳統(tǒng)和改進(jìn)的流水線結(jié)構(gòu)對(duì)比 www.elecfans.com

          4 FPGA仿真測(cè)試

          在OuatusⅡ5.O平臺(tái)上采用Verilog編寫(xiě)編代碼,測(cè)試步驟為:分析與綜合;生成功能網(wǎng)表;配置輸入信號(hào)波形;功能仿真;整體編譯;時(shí)間仿真。

          4.1 系統(tǒng)性能測(cè)試

          (1)資源利用率綜合功能仿真和時(shí)間仿真的編譯報(bào)告,系統(tǒng)占用資源詳細(xì)情況如表1所示。

          

        系統(tǒng)占用資源詳細(xì)情況 www.elecfans.com

          (2)解碼數(shù)據(jù)率解碼數(shù)據(jù)率=每幀數(shù)據(jù)的字節(jié)數(shù)×解碼頻率/系統(tǒng)所需周期。采用Ahera公司的的IP器件,使用CycloneⅡ器件,其解碼數(shù)據(jù)率為104 Mb/s。由該設(shè)計(jì)的時(shí)序仿真表明8路復(fù)用后的解碼數(shù)據(jù)率高達(dá)116.65 Mb/s。

          (3)糾錯(cuò)能力及糾錯(cuò)仿真糾錯(cuò)能力由碼型、解碼算法、控制信號(hào)、時(shí)鐘等因素共同決定,該設(shè)計(jì)的單路數(shù)據(jù)輸入解碼器最大糾錯(cuò)能力為7字節(jié)/204字節(jié)(每幀數(shù)據(jù)204字節(jié),糾正隨機(jī)錯(cuò)誤7字節(jié)),接近碼的糾錯(cuò)上限8字節(jié)/204字節(jié)。8位輸入數(shù)據(jù)發(fā)生錯(cuò)誤:02H~09H變成了01H,經(jīng)系統(tǒng)糾錯(cuò)得到正確的輸出波形。

          4.2 系統(tǒng)構(gòu)造

          (1)查表法代替復(fù)雜的求逆單元為了獲得更高的解碼速率,使用更少的FPGA資源,系統(tǒng)設(shè)計(jì)使用標(biāo)準(zhǔn)基到復(fù)數(shù)基的變換與逆變換,用復(fù)數(shù)基進(jìn)行乘法器設(shè)計(jì),除法器設(shè)計(jì)是把處理數(shù)據(jù)從標(biāo)準(zhǔn)基轉(zhuǎn)化為指數(shù)冪的表示形式,改用高效查表法代替復(fù)雜的求逆單元,將σ(x)的逆單元按照尋址方式轉(zhuǎn)換為表格形式,在程序中直接調(diào)用,簡(jiǎn)化設(shè)計(jì),提高了解碼頻率。

          (2)流水線結(jié)構(gòu) 由于傳統(tǒng)設(shè)計(jì)是利用SC模塊求解伴隨式,KES模塊求解關(guān)鍵方程,CESS模塊求解錯(cuò)誤位置和錯(cuò)誤值,它們之間的處理周期差距很大,造成周期的極大浪費(fèi)。而采用時(shí)分復(fù)用的流水線結(jié)構(gòu)可有效解決這一問(wèn)題,對(duì)結(jié)構(gòu)簡(jiǎn)單的模塊進(jìn)行復(fù)用,在處理周期基本不變的情況下,從而提高處理的解碼數(shù)據(jù)率。

          5 結(jié)語(yǔ)

          編解碼器應(yīng)用于諸多系統(tǒng),例如:在數(shù)據(jù)傳輸鏈路應(yīng)用中,可在SAN DHB和SAN Target上安裝并行RS解碼器,提高遠(yuǎn)距離光纖存儲(chǔ)系統(tǒng)的可靠性;將RS糾錯(cuò)碼應(yīng)用于突發(fā)錯(cuò)誤率較高的網(wǎng)絡(luò),并與的RAID的存儲(chǔ)體系相結(jié)合,彌補(bǔ)由于使用RS編碼器產(chǎn)生的延遲,從而實(shí)現(xiàn)網(wǎng)絡(luò)存儲(chǔ)系統(tǒng)的安全性和性。

        矢量控制相關(guān)文章:矢量控制原理

        上一頁(yè) 1 2 下一頁(yè)

        關(guān)鍵詞: 解碼器 RS 并行 高速

        評(píng)論


        相關(guān)推薦

        技術(shù)專(zhuān)區(qū)

        關(guān)閉