中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 基于高分辨率乘法DAC的交流信號處理

        基于高分辨率乘法DAC的交流信號處理

        作者: 時間:2010-11-01 來源:網絡 收藏

        圖 7. 諧波失真分量

        饋通誤差:的數字輸入全部為0時,由基準電壓輸入至輸出的容性饋通所致的誤差。理想情況下,一直到最低有效位DB0,每下降一位,增益便降低6 dB(圖 8)。不過,對于較低的位,容性饋通影響增益的頻率更高。這一點從較低位尾部上翹的平坦曲線可以看出。例如,14位的DB2處,所有頻率的理想增益應為–72 dB,但由于饋通效應,1MHz時的實際增益為–66 dB。

        乘法饋通誤差 www.elecfans.com

        圖 8. 饋通誤差

        選擇正確的運算放大器
        DAC電路性能非常依賴于所選運算放大器的能力,從而在電阻梯輸出端保持零電壓,并實現(xiàn)電流電壓轉換。要實現(xiàn)最佳的直流精度,重要的是要選擇具有低失調電壓和偏置電流的運算放大器,以保持誤差與DAC的相當。詳細的運算放大器技術規(guī)格參見器件數據手冊。

        對于基準電壓輸入為較高速信號的應用,需要一個帶寬較寬、壓擺率較高的運算放大器,以免削弱信號。一個運算放大器電路的增益-帶寬受反饋網絡的阻抗水平和增益配置限制。要確定所需的GBW,一種可行的方式是選擇–3 dB帶寬(10 倍于基準信號頻率)的運算放大器。

        必須考慮運算放大器的壓擺率規(guī)格,以限制高頻大信號的失真。對于AD54xx和AD55xx系列,壓擺率為100 V/µs的運算放大器一般就夠了。

        表 1 列出了可供乘法應用選擇的運算放大器。

        表 1. 適用的 ADI 公司高速運算放大器

        產品型號
        電源電壓
        (V)
        BW (–3-dB)
        (MHz)
        壓擺率
        (V/µs)
        最大VOS
        (µV)
        最大IB
        (nA)
        封裝
        AD8065
        5 至 24
        145
        180
        1500
        0.006
        SOIC-8, SOT-23-5
        AD8066
        5 至 24
        145
        180
        1500
        0.006
        SOIC-8, MSOP-8
        AD8021
        5 至 24
        490
        120
        1000
        10,500
        SOIC-8, MSOP-8
        AD8038
        3 至 12
        350
        425
        3000
        750
        SOIC-8, SC70-5
        ADA4899
        5 至 12
        600
        310
        35
        100
        LFCSP-8, SOIC-8
        AD8057
        3 至 12
        325
        1000
        5000
        500
        SOT-23-5, SOIC-8
        AD8058
        3 至 12
        325
        850
        5000
        500
        SOIC-8, MSOP-8
        AD8061
        2.7 至 8
        320
        650
        6000
        350
        SOT-23-5, SOIC-8
        AD8062
        2.7 至 8
        320
        650
        6000
        350
        SOIC-8, MSOP-8
        AD9631
        ±3 至 ±6
        320
        1300
        10,000
        7000
        SOIC-8, PDIP-8

        結論
        自首款CMOS M-DAC問世以來的近40年間,相關器件不斷更新?lián)Q代,許多新的功能特性層出不窮,性能持續(xù)提升,成本和尺寸則大幅縮減。我們的高、14位/16位電流輸出DAC產品系列AD55xx的最新性能改進


        上一頁 1 2 3 下一頁

        評論


        相關推薦

        技術專區(qū)

        關閉