中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 數(shù)字下變頻(DDC)中坐標變換模塊的ASIC實現(xiàn)

        數(shù)字下變頻(DDC)中坐標變換模塊的ASIC實現(xiàn)

        作者: 時間:2011-06-04 來源:網(wǎng)絡 收藏

        2.4 硬件結果

        在硬件時,用verilog語言對進行描述,為滿足的精度要求進行了18次迭代,并用DC基于UMC0.18μm的庫進行了綜合,硬件結果如圖6所示。

        圖6(a)是DC綜合后的面積報告,圖6(c)是關鍵路徑的時序報告,綜合后的最大路徑延時為9.77ns,完全可以滿足本器100MHz的處理速度要求,綜合出的單元(cell)的總面積僅為0.27。圖6(b)是該設計在FPGA上驗證的結果,該的工作頻率為80MHz,通道2為輸入的基帶信號頻率20kHz,載波頻率5MHz,頻偏200KHz的FM信號,通道1是通過后交給變化的I,O兩路信號求出的相位信息,即頻率為20kHz的正弦信號,由圖可知該沒計實現(xiàn)了功能。

        3 結論

        使用CORDIC算法,并用流水結構實現(xiàn)幅度相位的求取可以獲得較高的處理速度,增加迭代次數(shù)可以獲得更高的處理精度,但會耗費較多的資源,在設計時應根據(jù)需要,合理的確定迭代次數(shù)。該設計已成功應用于高速芯片中。


        上一頁 1 2 3 下一頁

        評論


        相關推薦

        技術專區(qū)

        關閉