中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 高密度可編程FIFO存儲器在視頻圖像中的應用

        高密度可編程FIFO存儲器在視頻圖像中的應用

        作者: 時間:2011-08-10 來源:網(wǎng)絡 收藏
        離散HD-相對于傳統(tǒng)實現(xiàn)的優(yōu)勢:

        本文引用地址:http://www.antipu.com.cn/article/150370.htm

          結構優(yōu)點:

          (i) 由于讀和寫路徑是分開的,沒有其它操作開銷,操作頻率可以降低一半以上,這些都是很顯著的優(yōu)勢。

          (ii)由于使用的是SDRAM控制器,不需要仲裁機制,F(xiàn)PGA內部邏輯變得更簡單。

          (i) 信號開關頻率降低一半以上,允許增加建立時間余量,相對于DDR2來說沒有嚴格的輸出同步要求。

          (iv) 設計里時鐘域的數(shù)量減少了,因此降低了相關時序切換和交叉時鐘域的問題。

          電氣優(yōu)點:

          (i)減少了信號切換頻率,從而減少了線路板上的開關噪聲。

          (ii) HD- 的IO邏輯可以是任何LVCMOS接口,相對于DDR2 SDRAM的SSTL2邏輯有更大的噪聲冗余。

          節(jié)省成本:

          在高端FPGA的解決方案中使用HD 可以節(jié)省 FPGA資源,具體如下:

          (i) SDRAM控制器,降低了所需的,I/O,和邏輯

          (ii)處理功能,這些功能可以采用多隊列特征在HD FIFO上實現(xiàn),如:

          a. 信號的隔行/去隔行

          b. PIP實施

          c. 交叉信號處理

          使用高FIFO可以節(jié)省邏輯元件,寄存器,內存和I / O,可以幫助開發(fā)人員把高端FPGA換為更小的FPGA,從而可以節(jié)省20 ~ 30%的成本。

          

        Figure6.有無高密度FIFO系統(tǒng)框圖比較。(電子系統(tǒng)設計)

          Figure6.有無高FIFO系統(tǒng)框圖比較。

          高FIFO基于SRAM技術,為客戶提供了高數(shù)據(jù)可靠性和低延遲性。簡單易用的總線接口可以減少實施和調試工作。高密度FIFO密度可以達到144 Mb,速度可以到150 MHz,具備segment特色,還有很多增值功能,如多隊列和可選的架構,可以幫助開發(fā)人員設計更快、更有效率,從而使其適應廣泛的。它已經(jīng)是一個成熟的解決方案,可以加速推向市場的時間,同時減少相關設計工作。該器件還可提供很寬的擴展選擇,可以適應廣播,軍事,醫(yī)學影像,基站(網(wǎng)絡)設備,滿足很多,如:

          普通高清格式幀緩存 (720p ,1080i ,1080p): 存儲四個1080p分辨率的幀

          HDTV/SDTV幀同步

          交換或格式轉換器盒子

          高端數(shù)碼攝像機

          軍事雷達中高密度緩存

          醫(yī)學成像

          基站--3G,4G及網(wǎng)絡


        上一頁 1 2 3 下一頁

        評論


        相關推薦

        技術專區(qū)

        關閉