中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        基于PSoC5 UDB的DMA傳輸

        作者:田江學(xué) 時間:2012-04-16 來源:電子產(chǎn)品世界 收藏

          2), 配置

        本文引用地址:http://www.antipu.com.cn/article/131359.htm

          配置成從datapath的FIFO處搬運數(shù)據(jù)到SRAM中,F(xiàn)IFO滿標志邊沿觸發(fā)。采用burst模式,每次burst 4個字節(jié)數(shù)據(jù),4個的配置相同。唯一要注意的是DMA的源地址和目的地址采用32位模式,并且分高16位和低16位,在PSoC5中datapath FIFO和SRAM不在同一個地址區(qū),所以其高16位地址(圖9的Base Addr)也不相同,要分別配置,如下圖9所示:  


        圖9, DMA地址和burst配置

          3), 在Creator中的原理圖

          將FIFO_8模塊和DMA模塊結(jié)合起來,用datapath FIFO的滿標志連接DMA的drq引腳,其原理圖如圖10所示:  


        圖10, DMA傳輸原理圖

          經(jīng)測試,該方案能穩(wěn)定的從外部采集數(shù)據(jù)并保存在SRAM中,當PSoC5的BUS_CLK為63MHz時其數(shù)據(jù)傳輸速度可達15MHz。


        上一頁 1 2 3 4 5 下一頁

        關(guān)鍵詞: 存儲器 DMA UDB

        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉