中文字幕 另类精品,亚洲欧美一区二区蜜桃,日本在线精品视频免费,孩交精品乱子片免费

<sup id="3hn2b"></sup>

    1. <sub id="3hn2b"><ol id="3hn2b"></ol></sub><legend id="3hn2b"></legend>

      1. <xmp id="3hn2b"></xmp>

      2. 新聞中心

        EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 手把手課堂:簡單MicroBlaze微控制器的理念

        手把手課堂:簡單MicroBlaze微控制器的理念

        作者: 時間:2011-05-06 來源:電子產(chǎn)品世界 收藏

        本文引用地址:http://www.antipu.com.cn/article/119296.htm

          用于可對16位寬的軟件映射地址總線進行解碼,以將不同的定制接口或外設(shè)連接至。在插入片選 (Chip Select) 兩個時鐘周期后對讀取數(shù)據(jù)進行采樣。

          一些預(yù)配置的版本可提供串行16450 UART選項。波特率在軟件中進行編程,以保持UART獨立于時鐘輸入。調(diào)試選擇可使用內(nèi)部FPGA資源,并直接連接至FPGA JTAG接口,從而通過常規(guī)FPGA下載線纜實現(xiàn)應(yīng)用調(diào)試。

          FPGA設(shè)計流程

          FPGA設(shè)計流程遵循如圖3所示的標準ISE FPGA實施流程。您可在FPGA設(shè)計中的任何層級級別上通過Verilog或VHDL創(chuàng)建實例。

          使用兩個與硬件相關(guān)的文件 —— 網(wǎng)表 (smm.ngc) 和Block RAM存儲器映射文件 (smm.bmm) —— 即能完成FPGA的實施,用戶既不必費心學(xué)習(xí)新的工具,也不用使用復(fù)雜的腳本流程。FPGA嵌入式設(shè)計從未如此的簡單易行。微控制器配置之間的切換非常簡單,只需替換所需的網(wǎng)表文件,然后重新實施FPGA即可。

          運行實施工具后, 將額外生成一個文件,指示微控制器所使用 (smm_bd.bmm) 的Block RAM的物理位置。

        c++相關(guān)文章:c++教程




        關(guān)鍵詞: Xilinx MicroBlaze 微控制器

        評論


        相關(guān)推薦

        技術(shù)專區(qū)

        關(guān)閉